电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX32A-CQ208

产品描述FPGA, 2880 CLBS, 48000 GATES, CQFP208
产品类别半导体    可编程逻辑器件   
文件大小640KB,共108页
制造商ETC
下载文档 详细参数 全文预览

A54SX32A-CQ208在线购买

供应商 器件名称 价格 最低购买 库存  
A54SX32A-CQ208 - - 点击查看 点击购买

A54SX32A-CQ208概述

FPGA, 2880 CLBS, 48000 GATES, CQFP208

A54SX32A-CQ208规格参数

参数名称属性值
功能数量1
端子数量208
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压2.75 V
最小供电/工作电压2.25 V
额定供电电压2.5 V
加工封装描述陶瓷, 方型扁平式封装-208
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK
表面贴装Yes
端子形式FLAT
端子间距0.5000 mm
端子位置
包装材料陶瓷, 金属-SEALED COFIRED
温度等级COMMERCIAL
组织2880 CLBS, 48000 门
可配置逻辑模块数量2880
可编程逻辑类型FIELD PROGRAMMABLE GATE 阵列
等效门电路数量48000
一个CLB模块最大延时1.2 ns

文档预览

下载PDF文档
v5.1
SX-A Family FPGAs
Leading-Edge Performance
250 MHz System Performance
350 MHz Internal Performance
Specifications
12,000 to 108,000 Available System Gates
Up to 360 User-Programmable I/O Pins
Up to 2,012 Dedicated Flip-Flops
0.22
µ
/ 0.25
µ
CMOS Process Technology
Features
Hot-Swap Compliant I/Os
Power-Up/Down Friendly (No Sequencing Required
for Supply Voltages)
66 MHz PCI Compliant
Nonvolatile, Single-Chip Solution
Configurable I/O Support for 3.3 V / 5 V PCI, 5 V
TTL, 3.3 V LVTTL, 2.5 V LVCMOS2
2.5 V, 3.3 V, and 5 V Mixed-Voltage Operation with
5 V Input Tolerance and 5 V Drive Strength
Devices Support Multiple Temperature Grades
Configurable Weak-Resistor Pull-Up or Pull-Down
for I/O at Power-Up
Individual Output Slew Rate Control
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Boundary-Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Actel Secure Programming Technology with
FuseLock™ Prevents Reverse Engineering and
Design Theft
Table 1 •
SX-A Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Dedicated Flip-Flops
Maximum Flip-Flops
Maximum User I/Os
Global Clocks
Quadrant Clocks
Boundary Scan Testing
3.3 V / 5 V PCI
Input Set-Up (External)
Speed Grades
Temperature Grades
Package (by pin count)
PQFP
TQFP
PBGA
FBGA
CQFP
A54SX08A
8,000
12,000
768
512
256
512*
130
3
0
Yes
Yes
0 ns
–F, Std, –1, –2
C, I, A, M
208
100, 144
144
A54SX16A
16,000
24,000
1,452
924
528
990
180
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144
144, 256
A54SX32A
32,000
48,000
2,880
1,800
1,080
1,980
249
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144, 176
329
144, 256, 484
208, 256
A54SX72A
72,000
108,000
6,036
4,024
2,012
4,024
360
3
4
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
256, 484
208, 256
Note:
*A maximum of 512 registers is possible if all 512 C cells are used to build an additional 256 registers
February 2005
© 2005 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
大学生如何创业?
本人即将面临毕业,但是工作未果,想自己创业,但不知何去何从?请教高见?:L...
zhengzhoutie 聊聊、笑笑、闹闹
给DSP初学者的一点建议和教材推荐
自己从事DSP开发也有6-7个年头了,自己也总结了一些经验,今天可以和大家一起分享一下,互相学习,特别需要说明的是,以下所说的都是个人自己的看法,仅供参考,毕竟每个人的条件不一样,包括 ......
flyingdsp DSP 与 ARM 处理器
连上数据线就打印
当做好的数据线连上cd-s500打印机时不给他控制信号就开始不停的打印乱码,当把c1电容去掉时就正常,很奇怪....
dragonled 嵌入式系统
STM32F103最小系统不能连接JLINK,请高手帮忙
STM32F103最小系统不能连接JLINK,请高手帮忙,附图为原理图和出错信息。谢谢! 相关链接:https://bbs.eeworld.com.cn/upfiles/img/20083/20083683353970.pdf...
cdj86cdj86 stm32/stm8
赚分帖~~~
0...
strongli 嵌入式系统
Ubuntu 14安装交叉编译工具
Ubuntu 14安装交叉编译工具的兼容性问题 ...
青城山下 Linux开发

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 418  2572  163  1934  1977  9  52  4  39  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved