电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX32-3PL208M

产品描述FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小363KB,共57页
制造商ETC
下载文档 详细参数 全文预览

A54SX32-3PL208M概述

FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208

A54SX32-3PL208M规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max320 MHz
一个CLB模块最大延时0.7000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.1
54SX Family FPGAs
Le a di ng E dg e P er f or m a nc e
F ea t u r es
• 320 MHz Internal Performance
• 3.7 ns Clock-to-Out (Pin-to-Pin)
• 0.1 ns Input Set-Up
• 0.25 ns Clock Skew
Sp e ci f ic at ion s
• 66 MHz PCI
• CPLD and FPGA Integration
• Single Chip Solution
• 100% Resource Utilization with 100% Pin Locking
• 3.3V Operation with 5.0V Input Tolerance
• Very Low Power Consumption
• Deterministic, User-Controllable Timing
• Unique In-System Diagnostic and Debug capability with
Silicon Explorer II
• Boundary Scan Testing in Compliance with IEEE Standard
1149.1 (JTAG)
• Secure Programming Technology Prevents Reverse
Engineering and Design Theft
• 12,000 to 48,000 System Gates
• Up to 249 User-Programmable I/O Pins
• Up to 1080 Flip-Flops
• 0.35µ CMOS
S X P r od u c t P ro fi l e
A54SX08
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Set-Up (External)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2003
1
© 2003 Actel Corporation
环路电流接收的疑问
对于类似4-20接收器的应用。为什么绝大多数用法都是通过一个250的采样电阻转成电压,然后用差分输入的ADC读这个采样电阻两端的电压。而不是引入电压并联型负反馈??...
zca123 模拟电子
msp430 led不出现效果
我的程序 用bsl下载的 #include <msp430x14x.h>char a;void display(){ ADC12CTL0 |= ADC12SC; // 开始转换 while ((ADC12IFG & BIT0)==0); //等待转换结束 a=ADC12MEM0; a=0x0f;}void m ......
yanqinghui 微控制器 MCU
手机与电脑连接
NOKIA 1110 电池下的6个金属点是干什么的? 请高人赐教!...
yiyi4567 嵌入式系统
国产模拟芯片头部厂商招人-走上人生巅峰的好机会 地点:上海
思瑞浦(上市公司:688536) 应用工程师(Application Engineer) 招聘需求 (简历请投wang.yaguang@3peakic.com.cn) 待遇: 半导体行业中上,公司飞速发展,提供全方面的培训, 机会多 ......
风轻扬1990 求职招聘
运放输出计算
下图 运放输出跟 VC VD 的关系怎么算,VA VB 的两个反向正弦波 进行全波整流得到的波形,C63 个人理解是对交流信号进行采样用的,所以输出电压跟 C63 两端的电压成一定的关系,但是不会算这个关 ......
阿卡时间段 模拟电子
底板STM32L476 nucleo
本帖最后由 suoma 于 2017-3-9 20:40 编辑 接上一篇帖子 随意翻译一下 - 意法半导体AMG SensorTile开发大赛 - 电子工程世界-论坛 https://bbs.eeworld.com.cn/thread-521427-1-1.html 新 ......
suoma MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 100  1061  1294  1603  1190  3  22  27  33  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved