电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX16PP-1PL208PP

产品描述FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小363KB,共57页
制造商ETC
下载文档 详细参数 全文预览

A54SX16PP-1PL208PP概述

FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208

A54SX16PP-1PL208PP规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max320 MHz
一个CLB模块最大延时0.7000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.1
54SX Family FPGAs
Le a di ng E dg e P er f or m a nc e
F ea t u r es
• 320 MHz Internal Performance
• 3.7 ns Clock-to-Out (Pin-to-Pin)
• 0.1 ns Input Set-Up
• 0.25 ns Clock Skew
Sp e ci f ic at ion s
• 66 MHz PCI
• CPLD and FPGA Integration
• Single Chip Solution
• 100% Resource Utilization with 100% Pin Locking
• 3.3V Operation with 5.0V Input Tolerance
• Very Low Power Consumption
• Deterministic, User-Controllable Timing
• Unique In-System Diagnostic and Debug capability with
Silicon Explorer II
• Boundary Scan Testing in Compliance with IEEE Standard
1149.1 (JTAG)
• Secure Programming Technology Prevents Reverse
Engineering and Design Theft
• 12,000 to 48,000 System Gates
• Up to 249 User-Programmable I/O Pins
• Up to 1080 Flip-Flops
• 0.35µ CMOS
S X P r od u c t P ro fi l e
A54SX08
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Set-Up (External)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2003
1
© 2003 Actel Corporation
笑谈三国演义微博
阿牛哥阅读三国演义,看到其中的一些经典战役爱情故事招贤纳士和微博关系密切。比如三大战役官渡之战中火烧乌巢的通风报信就是微博的私信功能; 赤壁之战中的曹操华容道脱身就是曹操通过微博分 ......
jameswangsynnex 聊聊、笑笑、闹闹
DSP的IIR数字滤波器实现程序源码
DSP的IIR数字滤波器实现程序源码 397952 附录(C程序源码): #include "DSP2833x_Device.h" // DSP2833x Headerfile Include File #include "DSP2833x_Examples.h" // DSP2833x ......
Aguilera 微控制器 MCU
Raw timer 篇
Raw timer 实现了软件timer 的功能,由于采用了目前最快的算法,所以这个模块的效率是相当高的。 1 RAW_U16 raw_timer_create(RAW_TIMER *timer_ptr, RAW_U8 *name_ptr, RAW_ ......
jorya_txj 嵌入式系统
[C/C++] 【高效c语言】(九)--用C语言实现高效嵌入式系统编程
1、引言 随着市场竞争的日趋激烈,要求电子工程师能够在短时间内编写出执行效率高而又可靠的嵌入式系统的执行代码。同时,由于实际系统的日趋复杂,要求所写的代码规范、模块化并便于多个 ......
小煜 编程基础
感谢EEWorld,感谢EE的工作人员,辛苦你们啦!
:loveliness:话说自从来到EEWorld,我从此就有了人生的第一个小金库,有活动的时候我就参加参加,盆盆运气,慢慢的就有了300大洋了,然后我就兑换了这款高大上的路由器,赶紧和大伙分享下,感谢 ......
wzc86354120 聊聊、笑笑、闹闹
求教ADC芯片!
本人想找一个3.3V供电,并行输出的,需要两路以上差分输入,但需要同时采样的。采样率在1MSPS以上,功耗在30mW以内的,各位有推荐吗?或者给个网站可以搜索这样的芯片的,急啊,,,,,,,, ......
ggggihss 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1445  1076  2388  1172  1553  30  22  49  24  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved