电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX16PP-1FG208I

产品描述FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小363KB,共57页
制造商ETC
下载文档 详细参数 全文预览

A54SX16PP-1FG208I概述

FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208

A54SX16PP-1FG208I规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max320 MHz
一个CLB模块最大延时0.7000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.1
54SX Family FPGAs
Le a di ng E dg e P er f or m a nc e
F ea t u r es
• 320 MHz Internal Performance
• 3.7 ns Clock-to-Out (Pin-to-Pin)
• 0.1 ns Input Set-Up
• 0.25 ns Clock Skew
Sp e ci f ic at ion s
• 66 MHz PCI
• CPLD and FPGA Integration
• Single Chip Solution
• 100% Resource Utilization with 100% Pin Locking
• 3.3V Operation with 5.0V Input Tolerance
• Very Low Power Consumption
• Deterministic, User-Controllable Timing
• Unique In-System Diagnostic and Debug capability with
Silicon Explorer II
• Boundary Scan Testing in Compliance with IEEE Standard
1149.1 (JTAG)
• Secure Programming Technology Prevents Reverse
Engineering and Design Theft
• 12,000 to 48,000 System Gates
• Up to 249 User-Programmable I/O Pins
• Up to 1080 Flip-Flops
• 0.35µ CMOS
S X P r od u c t P ro fi l e
A54SX08
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Set-Up (External)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2003
1
© 2003 Actel Corporation
最小系统3
图3.6 数码管显示程序流程 在编写程序时考虑到单片机的资源利用情况,使用一个定时器为键盘扫描和数码管显示更新提供定时服务,定时中断函数流程如图3.7所示。定时器定时间隔为2ms,每次进入 ......
liuyong1989 电源技术
再来个 精忠报国
坐标;河南安阳汤阴县 岳飞庙 282702 282703 282704 282705 282706 282707 282708 282709 282710 282711 282712 282713 282714 282715 282716 282717 282718 282719 2827 ......
yjtyjt 聊聊、笑笑、闹闹
MSP430单片机的多中断使用问题,求解决呀,马上就比赛了
MSP430f149 如何同时使用Ad采样加 定时器A捕获产生SPWM波,其中用到了两个中断,单独都能实现。就是不能组合在一起。 谢谢大神们了先。 ...
午夜 微控制器 MCU
有做过音频的进来
请问做过AUDIO的,我用的是I2s,我知道只有当I2s有请求的时候,DMA才会将buf里面的数据传给I2s.我的顺序是先打开codec,再打开i2s,再打开DMA,这样我的i2s的fifo会under run吗?我的是放音,请高 ......
liyang203 嵌入式系统
STEVAL-MKI109V3配套的新版Unico软件已经支持LIS25BA骨振动传感器
因为LIS25BA是1.8V供电,自己弄电平转换会有些麻烦 现在新版的Unico软件里已经支持LIS25BA,评估起来会方便很多 465186 下边是配套的LIS25BA评估板资料 可以试着按照原理图将FPC版 ......
littleshrimp ST传感器与低功耗无线技术论坛
出手基本AVR和XMEGA的书~~
100.0%ALL FRESH,全新,两本,,50包邮 单卖的话,第一本20包邮,第二本40包邮, 176920176921 联系球球:470428021或123350030:victory: ...
zgbkdlm 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1780  2347  540  2846  922  36  48  11  58  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved