电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX16P-2VQ208PP

产品描述FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小363KB,共57页
制造商ETC
下载文档 详细参数 全文预览

A54SX16P-2VQ208PP概述

FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208

A54SX16P-2VQ208PP规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max320 MHz
一个CLB模块最大延时0.7000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.1
54SX Family FPGAs
Le a di ng E dg e P er f or m a nc e
F ea t u r es
• 320 MHz Internal Performance
• 3.7 ns Clock-to-Out (Pin-to-Pin)
• 0.1 ns Input Set-Up
• 0.25 ns Clock Skew
Sp e ci f ic at ion s
• 66 MHz PCI
• CPLD and FPGA Integration
• Single Chip Solution
• 100% Resource Utilization with 100% Pin Locking
• 3.3V Operation with 5.0V Input Tolerance
• Very Low Power Consumption
• Deterministic, User-Controllable Timing
• Unique In-System Diagnostic and Debug capability with
Silicon Explorer II
• Boundary Scan Testing in Compliance with IEEE Standard
1149.1 (JTAG)
• Secure Programming Technology Prevents Reverse
Engineering and Design Theft
• 12,000 to 48,000 System Gates
• Up to 249 User-Programmable I/O Pins
• Up to 1080 Flip-Flops
• 0.35µ CMOS
S X P r od u c t P ro fi l e
A54SX08
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Set-Up (External)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2003
1
© 2003 Actel Corporation
高教自考全国统考课程简介:模拟电路与数字电路
高教自考全国统考课程简介:模拟电路与数字电 ChinaITLab收集整理 2006-2-24 保存本文 推荐给好友 QQ上看本站 收藏本站    本课程主要内容包括:电路分析基础、 ......
fighting 模拟电子
集中抄表史---无线模块
行业发展背景   集中抄表产品在国内从上世纪90年代发展至今,已经将近有20年的历史。其发展过程大致可划分为3个阶段。   1.1992年至1998年8月   这个时期是集抄产品从起步到获得 ......
dwzt 模拟电子
【ADALM1000】使用X-Y Plot工具观察李萨如图形
互相垂直、频率不同的两振动的合成,其合成振动波形比较复杂,在一般情况下,图形是不稳定的。但当两个振动的频率为整数比时,即可合成规则、稳定的波形,称为李萨如图形。 使用李萨如图形可以 ......
fjjjnk1234 测试/测量
问一个发电的问题
水电站一次发那么多电,如果供应的地方比如说一个城市,所有负载都不工作,那么那些电往哪去阿?那电机不烧了吗?那么大量的电不可能有大型电池存着吧。...
zxpla 聊聊、笑笑、闹闹
最近有点困惑,求解!
唉!快研三了,六级,小论文,导师项目,毕业论文都基本搞定了,找工作要在10月了!暑假是潜心修炼,继续学习,还是继续找实习工作呢?总觉得好多东西没学!实习单位也没找到理想的,有点迷茫, ......
anananjjj 聊聊、笑笑、闹闹
wince怪问题。(microsoft's bug?)
前几天,因为涉及大量数据测试。需要建立很多个文件。首先,我使用.Net Compact Framework2.0里面的类(system.io下)来创建文件。结果在创建到1000个文件时出错(在一个文件夹内)。屡试不爽。 ......
haha6600 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 868  1386  2071  2008  372  18  28  42  41  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved