电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX16-2VQ208

产品描述FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小363KB,共57页
制造商ETC
下载文档 详细参数 全文预览

A54SX16-2VQ208概述

FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208

A54SX16-2VQ208规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max320 MHz
一个CLB模块最大延时0.7000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.1
54SX Family FPGAs
Le a di ng E dg e P er f or m a nc e
F ea t u r es
• 320 MHz Internal Performance
• 3.7 ns Clock-to-Out (Pin-to-Pin)
• 0.1 ns Input Set-Up
• 0.25 ns Clock Skew
Sp e ci f ic at ion s
• 66 MHz PCI
• CPLD and FPGA Integration
• Single Chip Solution
• 100% Resource Utilization with 100% Pin Locking
• 3.3V Operation with 5.0V Input Tolerance
• Very Low Power Consumption
• Deterministic, User-Controllable Timing
• Unique In-System Diagnostic and Debug capability with
Silicon Explorer II
• Boundary Scan Testing in Compliance with IEEE Standard
1149.1 (JTAG)
• Secure Programming Technology Prevents Reverse
Engineering and Design Theft
• 12,000 to 48,000 System Gates
• Up to 249 User-Programmable I/O Pins
• Up to 1080 Flip-Flops
• 0.35µ CMOS
S X P r od u c t P ro fi l e
A54SX08
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Set-Up (External)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2003
1
© 2003 Actel Corporation
高性价比的C2000产品:TMS320F28075
主要特点: MS320C28x 32-Bit CPU 120 MHz IEEE 754 Single-Precision Floating-Point Unit (FPU) Trigonometric Math Unit (TMU) Programmable Control Law Accelerator (C ......
dontium 微控制器 MCU
美国会规定2015年前1/3地面战斗将使用机器人
我看到这条消息时我有点振惊了。如果那样中国的工程师压力老大了。 转自中华网社区,腾迅新闻也有 下面是全文: 来自互联网: 122020  美军新闻 ......
ddllxxrr 机器人开发
MSP430的中断优先级及中断嵌套
MSP430的中断优先级、打开关闭、中断嵌套 优先级顺序从高到低为: PORT2_VECTOR (1 * 2u) /* 0xFFE2 Port 2 */ PORT1_VECTOR (4 * 2u) /* 0xFFE8 Port 1 */ TIMERA1_VECTOR (5 * 2u) /* ......
fish001 微控制器 MCU
火热夏日,TI "音频及触觉震动技术创新研讨会" 名额有限火速报名中
206016 火热夏日,德州仪器(TI)将于上海、北京、深圳、东莞、广州、中山六城举办"音频及触觉震动技术创新研讨会",内容新颖丰富,不容错过!届时,资深专家将为您奉上 TI 前沿设计资讯 ......
eric_wang TI技术论坛
菜鸟问个关于pwm用光耦隔离控制mos管光耦的选型问题
如题 如果pwm信号频率是46.875k 那么周期大约21.333us 如果用pc817光耦 是否可行? 频率最大80khz 反应时间要18us 这两个参数怎么理解 ? 如果不行的话 应该用什么型号比较好 ...
grove_armweak 模拟电子
信号发生器和DA转换 FPGA案例教程
1 项目背景 源码下载技术交流群:544453837 暗号:fpga1.1 信号发生器 信号发生器又称信号源或振荡器,是一种能提供各种频率、波形和输出电平电信号的设备,在测量各种电信系统 ......
guyu_1 FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2651  2201  1776  1669  557  54  45  36  34  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved