电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX08A-2BG208I

产品描述FPGA, 1452 CLBS, 24000 GATES, 167 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小640KB,共108页
制造商ETC
下载文档 详细参数 全文预览

A54SX08A-2BG208I概述

FPGA, 1452 CLBS, 24000 GATES, 167 MHz, PQFP208

A54SX08A-2BG208I规格参数

参数名称属性值
功能数量1
端子数量208
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压2.75 V
最小供电/工作电压2.25 V
额定供电电压2.5 V
加工封装描述塑料, 方型扁平式封装-208
状态TRANSFERRED
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层锡 铅
端子位置
包装材料塑料/环氧树脂
温度等级COMMERCIAL
组织1452 CLBS, 24000 门
最大FCLK时钟频率167 MHz
可配置逻辑模块数量1452
可编程逻辑类型FIELD PROGRAMMABLE GATE 阵列
等效门电路数量24000
一个CLB模块最大延时1.9 ns

文档预览

下载PDF文档
v5.1
SX-A Family FPGAs
Leading-Edge Performance
250 MHz System Performance
350 MHz Internal Performance
Specifications
12,000 to 108,000 Available System Gates
Up to 360 User-Programmable I/O Pins
Up to 2,012 Dedicated Flip-Flops
0.22
µ
/ 0.25
µ
CMOS Process Technology
Features
Hot-Swap Compliant I/Os
Power-Up/Down Friendly (No Sequencing Required
for Supply Voltages)
66 MHz PCI Compliant
Nonvolatile, Single-Chip Solution
Configurable I/O Support for 3.3 V / 5 V PCI, 5 V
TTL, 3.3 V LVTTL, 2.5 V LVCMOS2
2.5 V, 3.3 V, and 5 V Mixed-Voltage Operation with
5 V Input Tolerance and 5 V Drive Strength
Devices Support Multiple Temperature Grades
Configurable Weak-Resistor Pull-Up or Pull-Down
for I/O at Power-Up
Individual Output Slew Rate Control
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Boundary-Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Actel Secure Programming Technology with
FuseLock™ Prevents Reverse Engineering and
Design Theft
Table 1 •
SX-A Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Dedicated Flip-Flops
Maximum Flip-Flops
Maximum User I/Os
Global Clocks
Quadrant Clocks
Boundary Scan Testing
3.3 V / 5 V PCI
Input Set-Up (External)
Speed Grades
Temperature Grades
Package (by pin count)
PQFP
TQFP
PBGA
FBGA
CQFP
A54SX08A
8,000
12,000
768
512
256
512*
130
3
0
Yes
Yes
0 ns
–F, Std, –1, –2
C, I, A, M
208
100, 144
144
A54SX16A
16,000
24,000
1,452
924
528
990
180
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144
144, 256
A54SX32A
32,000
48,000
2,880
1,800
1,080
1,980
249
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144, 176
329
144, 256, 484
208, 256
A54SX72A
72,000
108,000
6,036
4,024
2,012
4,024
360
3
4
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
256, 484
208, 256
Note:
*A maximum of 512 registers is possible if all 512 C cells are used to build an additional 256 registers
February 2005
© 2005 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
Cadence及MEDICI使用
45384...
wzt FPGA/CPLD
基于FPGA的扫频仪
用FPGA实现扫频仪128161...
学而时 FPGA/CPLD
[GD32E231 DIY大赛] 02. 为何PWM的占空比不能在外部中断服务函数中更改?
本帖最后由 传媒学子 于 2019-5-4 15:04 编辑 02. 为何PWM的占空比不能在外部中断服务函数中更改? 今天下午尝试着调试PWM,因为仿照着例程,整个过程还是比较顺利,但是反常的事情出现了 ......
传媒学子 GD32 MCU
车上的ECU怎么向总线上发送CAN数据?
车上的ECU怎么向总线上发送CAN数据? 1) 周期性地主动向总线上发送CAN message 2) 某个事件发生后,发送数据到CAN bus 3) 其他节点如BCM,发一个CAN Request ID message,该ECU反馈一阵CAN ID ......
sandiage 汽车电子
原装STM32F769I-DISCO STM32F769NIH6开发板评估探索套件
304253304254304255304256 九九新,600出,可小刀!QQ:956139733 该STM32F7探索套件允许用户开发和基于ARM的STM32F7系列微控制器共享应用程序的Cortex -M7核心。这一发现 ......
hanyeguxingwo 淘e淘
中间继电器驱动电路
有个细节问题想请教下各位大神,有个中间继电器电路用了蛮久了,有个细节一直没太关注,谁能解释下电路中的电容c33和二极管D6有啥用呢? 不加这两个亲测也能实现功能,不知道是抑制继电器线圈 ......
_wang 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 173  775  1349  2368  962  4  16  28  48  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved