电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX08A-1PQ208B

产品描述FPGA, 1452 CLBS, 24000 GATES, 167 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小640KB,共108页
制造商ETC
下载文档 详细参数 全文预览

A54SX08A-1PQ208B概述

FPGA, 1452 CLBS, 24000 GATES, 167 MHz, PQFP208

A54SX08A-1PQ208B规格参数

参数名称属性值
功能数量1
端子数量208
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压2.75 V
最小供电/工作电压2.25 V
额定供电电压2.5 V
加工封装描述塑料, 方型扁平式封装-208
状态TRANSFERRED
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层锡 铅
端子位置
包装材料塑料/环氧树脂
温度等级COMMERCIAL
组织1452 CLBS, 24000 门
最大FCLK时钟频率167 MHz
可配置逻辑模块数量1452
可编程逻辑类型FIELD PROGRAMMABLE GATE 阵列
等效门电路数量24000
一个CLB模块最大延时1.9 ns

文档预览

下载PDF文档
v5.1
SX-A Family FPGAs
Leading-Edge Performance
250 MHz System Performance
350 MHz Internal Performance
Specifications
12,000 to 108,000 Available System Gates
Up to 360 User-Programmable I/O Pins
Up to 2,012 Dedicated Flip-Flops
0.22
µ
/ 0.25
µ
CMOS Process Technology
Features
Hot-Swap Compliant I/Os
Power-Up/Down Friendly (No Sequencing Required
for Supply Voltages)
66 MHz PCI Compliant
Nonvolatile, Single-Chip Solution
Configurable I/O Support for 3.3 V / 5 V PCI, 5 V
TTL, 3.3 V LVTTL, 2.5 V LVCMOS2
2.5 V, 3.3 V, and 5 V Mixed-Voltage Operation with
5 V Input Tolerance and 5 V Drive Strength
Devices Support Multiple Temperature Grades
Configurable Weak-Resistor Pull-Up or Pull-Down
for I/O at Power-Up
Individual Output Slew Rate Control
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Boundary-Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Actel Secure Programming Technology with
FuseLock™ Prevents Reverse Engineering and
Design Theft
Table 1 •
SX-A Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Dedicated Flip-Flops
Maximum Flip-Flops
Maximum User I/Os
Global Clocks
Quadrant Clocks
Boundary Scan Testing
3.3 V / 5 V PCI
Input Set-Up (External)
Speed Grades
Temperature Grades
Package (by pin count)
PQFP
TQFP
PBGA
FBGA
CQFP
A54SX08A
8,000
12,000
768
512
256
512*
130
3
0
Yes
Yes
0 ns
–F, Std, –1, –2
C, I, A, M
208
100, 144
144
A54SX16A
16,000
24,000
1,452
924
528
990
180
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144
144, 256
A54SX32A
32,000
48,000
2,880
1,800
1,080
1,980
249
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144, 176
329
144, 256, 484
208, 256
A54SX72A
72,000
108,000
6,036
4,024
2,012
4,024
360
3
4
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
256, 484
208, 256
Note:
*A maximum of 512 registers is possible if all 512 C cells are used to build an additional 256 registers
February 2005
© 2005 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
NIOS浮点数运算性能估计 FPGA(cyclone4)开发板心得第04贴
这个事情应该算是有点意义吧. 基本上用默认配置搭建的IP核,NIOS选择的s.片上RAM 4k.晶振40M,无PLL.用NIOS来做浮点数乘除法,结果是: 1分钟运行了大约41M次.即目前配置下,浮点数乘除法平均速 ......
astwyg FPGA/CPLD
应用技巧/C8051F020中的ADC应用要素
归纳SOC型芯片C8051F020中模数转换部分的应用要素,包括精度与通道、速率与启动、基准与增益、数据与控制,提出编程及相关SFR的操作顺序。 ...
rain 51单片机
有上海的童鞋嘛,请进来冒个泡哈
本人做consulting的,完全电子小白,想学习下单片机,但苦于没有头绪。 我在上海,想找个时间与大牛们当面聊聊,请指点下头绪。 上海的童鞋们,麻烦冒个泡哈,我去找你们,谢谢啦!...
louxiaoguang 单片机
W25Q32烧写工具制作,极限速度问题。
现在在一个SOC平台开发,每次使用SOC厂商提供的烧写工具通过板上接口给板上spi flash更新Bin非常慢,之后就想通过外部烧写器来下载。 不过时间比较紧,现在不太清楚这样做是否划得来,现在使用 ......
liutogo stm32/stm8
第三代半导体材料封装过程中如何降低“受损率”
​半导体封装是一套非常复杂的流程,支撑起了全球庞大的产业链条,这个链条上的每一环都有着细致的分工和严苛的要求,封装形式和封装技术也非常多,且在不断迭代当中。 ......
国奥科技 电机控制
我用万用版焊接的一个EPM3064最小系统版,下载出错,哪位仁兄帮帮忙啊(已解决)
我用万用版焊接的一个EPM3064最小系统版,下载出错,哪位仁兄帮帮忙啊 我的下载线在另一块板子上可以下载 我的芯片是PLCC44封装的,插座焊接好后直接插上,估计不会是焊接损坏芯片 检查了很 ......
jialaolian FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2911  1615  1885  2331  2586  59  33  38  47  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved