电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX24-FCQ100ES

产品描述FPGA, 684 CLBS, 14000 GATES, 135 MHz, PQFP100
产品类别半导体    可编程逻辑器件   
文件大小760KB,共123页
制造商ETC
下载文档 详细参数 全文预览

A42MX24-FCQ100ES概述

FPGA, 684 CLBS, 14000 GATES, 135 MHz, PQFP100

A42MX24-FCQ100ES规格参数

参数名称属性值
功能数量1
端子数量100
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压3.6 V
最小供电/工作电压3 V
额定供电电压3.3 V
加工封装描述PLASTIC, QFP-100
状态ACTIVE
工艺CMOS
包装形状RECTANGULAR
包装尺寸FLATPACK
表面贴装Yes
端子形式GULL WING
端子间距0.6500 mm
端子涂层TIN LEAD
端子位置QUAD
包装材料PLASTIC/EPOXY
温度等级INDUSTRIAL
组织684 CLBS, 14000 GATES
最大FCLK时钟频率135 MHz
可配置逻辑模块数量684
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
等效门电路数量14000
一个CLB模块最大延时2.1 ns

文档预览

下载PDF文档
v6.0
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
HiRel Features
Commercial, Industrial, Automotive, and Military
Temperature Plastic Packages
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Ease of Integration
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
High Performance
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
January 2004
© 2004 Actel Corporation
i
See the Actel website (www.actel.com) for the latest version of this datasheet.
EVC的编译错误,主要是error LNK2019,高手请进,轻松拿分
ps2keybd.obj : error LNK2019: unresolved external symbol "int __cdecl KernelIoControl(unsigned long,void *,unsigned long,void *,unsigned long,unsigned long *)" (?KernelIoControl@@Y ......
y.yan 嵌入式系统
用3.7V的锂电池供电,要得到2.5V,2.8V,3.3V的输出需要用电源芯片吗?
在做个mp3,想用3.7V的锂电池供电,要得到2.5V,2.8V,3.3V的输出需要用电源芯片吗?串联电阻或是二极管降压可以吗?...
zhenhuzh 嵌入式系统
nRF24LE1 程序烧录
最近做nRF24Le1程序烧录器,遇到点问题,我用stm32 模拟spi对nrf24le1操作,发送读状态寄存器命令,读出来全是0,有时候又全是1,。 已经按照手册上操作,先RESET=1,PROG = 1, RESET = 0, dela ......
suse110 51单片机
超宽带(UWB)在未来真的会很火吗?
据市场分析机构 Techno Systems Research 的报告《2021 年超宽带市场分析》所说,当前我们常讨论的 UWB 市场由四个主要应用类别组成,分别是:实时定位系统(RTLS B2B),例如工业和零售室内定 ......
alan000345 无线连接
【Perf-V评测】+开发环境的构建与基本使用(2)
本帖最后由 jinglixixi 于 2021-1-22 18:08 编辑 2. Windows-IDE的基本用法 1)打开打开Perf-V IDE ,即在桌面上双击图标522643,即可进入工作界面。 2)新建工程,需点工具栏左侧的&l ......
jinglixixi FPGA/CPLD
年终总结
年终总结: 2016年马上就要过去了,回想这一年,每天为了生活忙忙碌碌的,日子也显得很平淡。工作中算是有点小小的转折,年初有几个月的时间我去暂时接替了采购的工作,平常只是做技术,与人 ......
kuailewangzi8 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2332  685  942  1577  1504  47  14  19  32  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved