电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX09-2PQ100

产品描述FPGA, 684 CLBS, 14000 GATES, 135 MHz, PQFP100
产品类别半导体    可编程逻辑器件   
文件大小760KB,共123页
制造商ETC
下载文档 详细参数 全文预览

A42MX09-2PQ100在线购买

供应商 器件名称 价格 最低购买 库存  
A42MX09-2PQ100 - - 点击查看 点击购买

A42MX09-2PQ100概述

FPGA, 684 CLBS, 14000 GATES, 135 MHz, PQFP100

A42MX09-2PQ100规格参数

参数名称属性值
功能数量1
端子数量100
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压3.6 V
最小供电/工作电压3 V
额定供电电压3.3 V
加工封装描述PLASTIC, QFP-100
状态ACTIVE
工艺CMOS
包装形状RECTANGULAR
包装尺寸FLATPACK
表面贴装Yes
端子形式GULL WING
端子间距0.6500 mm
端子涂层TIN LEAD
端子位置QUAD
包装材料PLASTIC/EPOXY
温度等级INDUSTRIAL
组织684 CLBS, 14000 GATES
最大FCLK时钟频率135 MHz
可配置逻辑模块数量684
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
等效门电路数量14000
一个CLB模块最大延时2.1 ns

文档预览

下载PDF文档
v6.0
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
HiRel Features
Commercial, Industrial, Automotive, and Military
Temperature Plastic Packages
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Ease of Integration
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
High Performance
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
January 2004
© 2004 Actel Corporation
i
See the Actel website (www.actel.com) for the latest version of this datasheet.
【Altera SoC体验之旅】+ 从用户的角度谈谈使用体验
2012年参加了Xilinx举办的Open HW 2012嵌入式设计大赛,得到一块Zynq 7000 SoC开发板,当时Altera还迟迟没有发布Cyclone V SoC,而Xilinx已经大张旗鼓地宣传好一阵All Programmable概念了。 ......
zhaoyongke FPGA/CPLD
Altera CycloneIII FPGA锁相环问题
本人在用FPGA做频率检测,芯片频率是20MHZ,想通过锁相环倍频,倍频到500MHZ可以,为什么倍频到1GHZ就有问题?...
dsp_xuexi123 FPGA/CPLD
如何轻松稳定带感性开环输出阻抗的运算放大器?
简介 一些运算放大器(运放)具有感性开环输出阻抗,稳定这一类运放可能比阻性输出阻抗的运算放大器更为复杂。最常用的技术之一是使用“断开环路”方法,这涉及到断开闭环电路的反 ......
alan000345 TI技术论坛
开发板芯币竞拍,每日一款!今日竞拍开发板:Banana PI D1
最终出价: @RCSN 2200芯币 本活动由EEWORLD开发板流动站支持。活动由来:首先感谢大家对EEWORLD开发板流动站的支持。 这一年来EEWORLD开发板流动站留存下来了一些板子可能比较过时,网友 ......
okhxyyo 聊聊、笑笑、闹闹
YAFFS能否移植到其他嵌入式操作系统?
YAFFS移植到嵌入式Linux的案例非常多,但移植到其他操作系统却从来没见过。 所以想问下各位大虾,YAFFS能否移植到其他嵌入式操作系统?比如Nucleus Plus?...
sungt 嵌入式系统
免费申请ZVS降压稳压器评估板
413641 >>点此免费申请 工作温度更高 413642 一个稳压器只有在它能够在其实际使用环境中提供良好 的电源的情况下才算是好稳压器。与同类竞争产品相比,Vicor ZVS 稳压器可在更高的温 ......
eric_wang 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1095  1300  288  2831  692  23  27  6  58  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved