电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC286M000DG

产品描述LVPECL Output Clock Oscillator, 286MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC286M000DG概述

LVPECL Output Clock Oscillator, 286MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC286M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率286 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
IC设计师_高薪爱你不容易
31566 经验很重要...
精远FPGA FPGA/CPLD
launchpad 中断标志问题
我想区分 进入中断的 信号 就需要通过判断中断标志 但是 中断标志一进入中断就被清了 ? 请问如何是好 ...
黑暗少年 微控制器 MCU
求SC16IS762中关于通过SPI去控制UART读写的例子--急!!!
各位大哥,我现在要写关于SC16IS762 中通过SPI去控制UART读写的代码,我看过这颗IC的SPEC,上面有写怎样通过SPI去控制UART内部寄存器的格式,可是上面的UART内部寄存器很多,我不知道具体应该怎 ......
qu27jump 嵌入式系统
有奖评测:盛思锐SEK-SVM40新年来袭,轻松观测室内空气质量,测测有没有“牛气”
本周是评测申请的最后1周啦,想参与的网友,>>赶快点此申请啦 新年到,目测又是家里蹲的一个春节(宅仔很开心,哈哈),家里蹲的空气质量怎么样? 让盛思锐这款新鲜出炉的VOC传感器 ......
EEWORLD社区 传感器
s3c2451定时器的问题,T2、T3时钟慢,占用系统资源?
我现在用友善之臂的tiny2451的4个定时器做PWM输出,定时器T0、T1使用都正常,但是打开定时器T2或者T3后,系统就变卡,而且T0、T1也变慢了,平时1s钟能跑完的持续需要10s钟才能跑完,打开关闭窗 ......
suhaozi ARM技术
求助G2452能驱动这个屏吗?高手给个代码啊。
我有一个8位屏,有这些接口 GND,VCC,RS.RD,CS,RESET.WR还有D0到D7八个数据位。 我想问下,用G2452能驱动吗?求代码 本帖最后由 smallbird 于 2011-11-13 11:07 编辑 ]...
smallbird 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 618  1337  1544  843  547  39  36  14  22  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved