电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC1071M00DG

产品描述LVDS Output Clock Oscillator, 1071MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC1071M00DG概述

LVDS Output Clock Oscillator, 1071MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC1071M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1071 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
运放的问题
康华光编的模电书上写的,在设计运放电路时,运放外围电路的电阻一般都是千欧级别的,但是在各种芯片资料中,给的各种推荐电路却又很多都不是千欧级别,这是怎么回事? 例如我现在在设计滤波器 ......
碧火深蓝 模拟电子
simpliti通信协议
我想问一下 我做的是simpliti通信 一直都是节点往网关上发送数据 但是从来没有尝试过 网关往节点上发送数据 不知道哪位大神对simpliti协议底层了解的比较清楚的....想问一下 网关能往节点发 ......
小@小哒哒何 无线连接
Qorvo® 设计峰会系列网络研讨会重磅回归
移动应用、基础设施与航空航天、国防应用中 RF 解决方案的领先供应商 Qorvo®(纳斯达克代码:QRVO)近日宣布其广受欢迎的“设计峰会”系列网络研讨会已于 2022 年 3 月回归。今年 ......
兰博 无线连接
基于模拟电感的混沌同步电路的研究
众所周知,电子学的近代趋势是减小电路的尺寸,而在集成电路中要减小电阻和电容器的尺寸是比较简单的,至于无源电感器,体积庞大,不利于集成。这是因为半导体内得不到电磁效应,而半导体又是集 ......
fighting PCB设计
遥测通信协议
貌似遥测通信一般采用无线、有线相结合的方式,了解一下他们大概一般包括哪些,最好举个例子,大致说明一下!...
caig7317 嵌入式系统
初学ucos,请大神指教~~~
小弟初学ucos,如下这段程序是任哲《嵌入式操作系统ucos原理及应用》当中的例子,是在BC3.1中运行的 小弟想把它放在VC6.0中运行,大神能帮我看下有哪些地方是需要改动的吗? #include "include ......
liuchang--- 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1928  839  277  2347  49  2  56  37  43  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved