电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB849M000BG

产品描述LVPECL Output Clock Oscillator, 849MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB849M000BG概述

LVPECL Output Clock Oscillator, 849MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB849M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率849 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
AX5051无线模块与SI4432模块及芯片对比
单从AX5051与SI4432以下芯片基本参数对比分析(见图片),实际用两个芯片把模块RF参数调到芯片差不多,需要在硬件的匹配方面都要做精细的调节;另外,传输距离还与数据率、天线及使用环境的关系 ......
rock_chu 无线连接
Windows CENET实时性能测试与分析.pdf
Windows CENET实时性能测试与分析.pdf46513...
yuandayuan6999 单片机
《Python编程:从入门到实践》
《Python编程:从入门到实践》 427886 链接:https://pan.baidu.com/s/1SxlP57zen-FIueAlPw3-8w 提取码:avpm ...
dcexpert MicroPython开源版块
350m远距离BLE通信设计
远距离蓝牙通信设计选型, 需要空旷场通信距离>350m,同时低功耗,2*2032电池可工作5年,主要是按键应用; 我估算了下功率需要30dBm左右,可否推荐下可行的BLE型号及相关设计方案! 万 ......
czxiang66 无线连接
tickless 在raw-os中的移植方法
本帖最后由 jorya_txj 于 2016-7-21 14:09 编辑 在raw-os 的git版本上以及未来的2.05版本上按照下面的设置可移植tickless的特性: 1 #define CONFIG_RAW_DYNAMIC_TICK 1 2 初始 ......
jorya_txj 嵌入式系统
抱一个怨:win10系统输入法老是无故失踪
:surrender: 你试过讲话讲着讲着就发现自己从讲中文变成英语吗? 你试过讲话讲着讲着突然发现自己讲不出话了吗? 你试过高高兴兴跟人交谈突然发现自己是个哑巴吗? 好吧,也许这种情况在 ......
okhxyyo 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1988  2833  227  844  124  3  6  39  5  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved