电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB163M000DGR

产品描述LVDS Output Clock Oscillator, 163MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB163M000DGR概述

LVDS Output Clock Oscillator, 163MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB163M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率163 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于OSSemPend的问题
想请问一下大家有没有碰到过这种问题,就是信号量,当去Pend(注是永久等待),此时没有信号量Post但代码却没停留在Pend这句上,而是跳过了好几句,当有信号量Post时他,他就从这边开始运行,然 ......
aslkop 实时操作系统RTOS
关于进程执行的小问题!以及答案
ARCHITECTURE behav OF cpout IS SIGNAL L: INTEGER := 0; SIGNAL S: INTEGER := 0; SIGNAL F: INTEGER := 0; SIGNAL FS: INTEGER := 0; SIGNAL tm ......
eeleader-mcu FPGA/CPLD
winCE内核与应用程序移植问题
有一问题想请教一下高手:winCE的内核已定制好,一个简单应用程序也用EVC开发完毕,那现在怎么才能把应用程序和内核整合到一起,使得下载到板子上后的wince中能运行程序?...
liuhyang 嵌入式系统
LPC55S69
恩智浦最新系列单片机LPC55S69,芯片上要SDIO接口,想要扩展这个SD卡,请问应该怎么入手,新手小白求求大家 ...
十四缺 NXP MCU
AD转换后控制步进电机
小弟刚学51 遇到了难题啦 网上查了好几天资料都理解不了 求大神帮忙解答下吧- - 是关于51单片机驱动步进电机的,我用的是89C52 用ADC0804芯片通过电位器调节来控制步进电机的角度。 求大神 ......
597715913 51单片机
EEWORLD大学堂----可穿戴设备 Top5
可穿戴设备 Top5 :https://training.eeworld.com.cn/course/2321可穿戴设备 Top5?...
抛砖引玉 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 313  1223  1276  1708  1929  7  25  26  35  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved