电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JC57M0000DG

产品描述CMOS Output Clock Oscillator, 57MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531JC57M0000DG概述

CMOS Output Clock Oscillator, 57MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JC57M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率57 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ad采集的数据怎么不能再串口输出到串口哭助手呢?
#include #define CPU_F ((double)8000000) //外部高频晶振8MHZ #define delay_ms(x) __delay_cycles((long)(CPU_F*(double)x/1000.0)) #define uchar unsigned char #define uint uns ......
heor小孩 微控制器 MCU
求助--无线应答器的设计
本帖最后由 paulhyde 于 2014-9-15 09:29 编辑 题目要求:货物存放在一个仓库里,由于货物产品规格不容易分辨,所以查找不方便,现在需设计一个电子自动应答器,当在仓库门口发射某个规格的产 ......
广播人 电子竞赛
(*^__^*)手机最新报价【已更新】(*^__^*)
(*^__^*)手机最新报价【已更新】(*^__^*) 各种品牌手机最新报价(摩托罗拉 ,诺基亚,三星,索尼爱立信,多普达等) 销售全新原装正品行货手机,出厂价格,配置:双电双充、耳机、皮套、光盘、 ......
huadousjw999 聊聊、笑笑、闹闹
咋过几天了就没有什么动静了啊
咋过几天了就没有什么动静了啊,看到的大多回复都是7月30号以前的? ...
亚洲之东 DIY/开源硬件专区
新手,请大家帮忙指点下。
新接触FPGA SOC,买的是友晶DE1的板子,系统是WIN7 X64,安装了Quartus primer 17,和SOCEDS 、DS-5,运行培训教材的图形读取例子demo1_axi,遇到以下问题: Error (210039): File D:/test/d ......
ksq200802166 FPGA/CPLD
有关摄像头加工工艺
那位仁兄知道,pc摄像头加工工艺以及详细的技术参数是什么吗?给哥们指导一下。主要是在芯片参数,感光参数,光学镜头方面的。哥们在这里先谢谢了...
fund123 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2802  1064  1002  567  2794  36  57  29  2  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved