电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA987M000DG

产品描述LVDS Output Clock Oscillator, 987MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA987M000DG概述

LVDS Output Clock Oscillator, 987MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA987M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率987 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WinCE操作系统是如何调用实时时钟的 OEMGetRealTime() 函数获取时间的?
WinCE启动以后,默认情况下,WinCE会每隔一段时间调用OEMGetRealTime()函数来获得系统的时间 SC_GetRealTime ----调用----> OEMGetRealTime(); SC_GetRealTime 声明在 Win32Methods, ......
HGP965 嵌入式系统
第二批名单的朋友,板子将五一后发放
各位, 不好意思! 由于第二批板子是恩智浦额外添加送给坛子里的朋友的,所以准备需要一定的时间。 板子没法赶在五一前送到大家的手里了,希望大家在此期间多多预习功课,准备全资料 ......
soso NXP MCU
电源保护及逆变电源预测制作
本帖最后由 paulhyde 于 2014-9-15 04:20 编辑 电源保护及逆变电源预测制作 ...
xl0512 电子竞赛
第二种 M57959L/M57962L厚膜驱动电路
M57959L/M57962L厚膜驱动电路采用双电源(+15V,-10V)供电,输出负偏压为-10V,输入输出电平与TTL电平兼容,配有短路/过载保护和封闭性短路保护功能,同时具有延时保护特性.其分别适合于驱动1200V/100 ......
eeleader 工业自动化与控制
芯片应用
我现在有三颗芯片(TPS62290DRVR、TLC2543CDWR、ISO3082DWR),有没有人能帮忙把这三颗芯片应用到一个项目上?谢谢! ...
m39390 TI技术论坛
今天很郁闷,决定过完年后换工作
谢谢大家的开导。 前天经理找我谈话了,答应我,一年能拿到6W。 大家说的也有道理,我在这公司里,学了很多东西。 回18楼的同学,我不是什么都会,模电方面比较弱,编程方面比较强 大学时间 ......
rex994997787 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1994  2271  2435  818  796  37  42  29  26  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved