电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534UBFREQBG

产品描述CMOS Output Clock Oscillator, 10MHz Min, 1400MHz Max
产品类别无源元件    振荡器   
文件大小3MB,共47页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534UBFREQBG概述

CMOS Output Clock Oscillator, 10MHz Min, 1400MHz Max

534UBFREQBG规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAYS
最长下降时间1 ns
频率调整-机械NO
频率稳定性20%
制造商序列号SI534
安装特点SURFACE MOUNT
最大工作频率1400 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
输出负载15 pF
物理尺寸6.30mm x 4.50mm x 1.85mm
最长上升时间1 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si534
Q
U A D
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si534
大学生申请创新项目
本人大2电子男。 学校现在搞个2年期限的国家级创新项目,申请成功的有资金支持。 可是我们专业课都刚刚起步,我想了好久没有什么好的项目,大多都有人已经做过。 :kiss:求各位前辈们。给点指 ......
斯文败类 嵌入式系统
这个服务器可以做视频服务器吗 ?
要做个视频网站 做到用户能自由上传,下载,实时点播,我们现在的服务器配置1.cpu:intel core2 xeon x5130双核2G 4M 1333MHZ 风扇:intel core2 xeon 2U侧吹散热器 主板:inte s5000VSA SAT ......
luoshen 嵌入式系统
2019FPGA就业竞争与指导
2019FPGA就业竞争与指导 此内容由EEWORLD论坛网友guyu_1原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
guyu_1 FPGA/CPLD
海思40亿元销售额与华为的秘密计划
临近年关,各类排名满天飞,而对于中国IC公司(也称为‘中国芯’)的排名也不例外。这里我看到不论那一个排名,海思都是名列榜首,年销售额40亿元的数据,与排名第二的公司拉开了几倍的距离。这 ......
wanggq FPGA/CPLD
招暑期实习生
单片机方向,2名,要求专科及以上学历,专业为电子、自动化、计算机或相关理工科专业,承担项目开发部分调试工作, 有项目经验优先。 岗位要求:1具有良好的单片机基础,会C,会独立调试些 ......
huangyi3866 工作这点儿事
打印 上一主题 下一主题 什么是突发访问方式?同步突发访问与异步有什么区别?
百度百科没找到,这个突发访问是什么?同步突发与异步突发有什么区别?能否详细的说一下,谢谢了!!!!!!!!!!! ...
electrics stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 435  2030  1288  2887  1112  1  41  37  38  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved