电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UB1035M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1035MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UB1035M00DGR概述

CMOS/TTL Output Clock Oscillator, 1035MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UB1035M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1035 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
NRF24L01模块使用
各位好!不知道是否有人用pyboard连接NRF24L01+模块呢?有用过的大家一起讨论讨论,最近小弟调试这个,失败啊!...
cmxzlove MicroPython开源版块
关于锂电组的监控、SOC及电池均衡技术
本帖最后由 qwqwqw2088 于 2018-12-18 08:19 编辑 BMS电动汽车电池管理系统是连接车载动力电池和电动汽车的重要纽带。BMS实时采集、处理、存储电池组运行过程中的重要信息,与外部设 ......
qwqwqw2088 模拟与混合信号
cc3200httpserver
我想通过修改oob,用HttpServerInitAndRun来启动应用,可是总是报错,请问应该如何修改。349632349631 ...
lyq978441686 无线连接
TMS320F2812外部接口分析与存储器扩展
TMS320F2812外部接口分析与存储器扩展...
liuxun198352 微控制器 MCU
求助:allegro软件每次开机都要重新破解【已解决】
抹把泪~~~最近在学allegro软件。安装破解就折腾的要吐一口老血,终于表示可以用上啦。 但是经过两天的使用发现一个问题。。软件破解后可用,但是每次电脑关机了下次开机又会提示说软件没有lice ......
okhxyyo PCB设计
求助:MSP430中断嵌套
有谁会msp430中断嵌套,麻烦指教一下。我想实现ADC12中断时能收其他中断,但在ADC12中断设置_EINT();后单片机会不停地自动复位。有谁知道这方面的请指教一下,谢谢啦...
ljtyqb 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2157  992  264  542  410  23  35  21  1  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved