电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB603M000DG

产品描述CMOS/TTL Output Clock Oscillator, 603MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WB603M000DG概述

CMOS/TTL Output Clock Oscillator, 603MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB603M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率603 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
brew中菜单创建
有没有使用brew很熟的?我是初级阶段,推荐几本参考书,关于菜单的创建...
gd88zjl 嵌入式系统
keil c51串口中断的一个奇怪问题 那位大哥指点下 谢谢
就下面的程序 有2个问题 1,变量k 的值总是0 2,变量k 的存储类型为DATA 时串口中断不能发生(为 PDATA时就可以发生中断但k的值还是0;..........这都是硬件测试的 ......
zoling 嵌入式系统
2016年终总结 之 路漫长,年近三十又何妨
本帖最后由 RF-刘海石 于 2017-10-30 12:51 编辑 时光在忙碌中流走 航程在憧憬中前行 梦幻的2016 我向你挥手。。。。。。 时光荏苒,岁月如梭,马不停蹄地向前奔。2016年接近尾 ......
RF-刘海石 聊聊、笑笑、闹闹
车展上看到了所谓的新卡罗拉,也不怎么样嘛
车展上体验了卡罗拉一把,外观方面,卡罗拉较老款花冠虽有了些许变化,但尾部设计还留有一些老款花冠的影子,显得有些臃肿。外观没有太多的亮点,总体来讲中规中矩,至于大灯上的那条缝的真正作 ......
清新 无线连接
分享一下wifi模块,ESP8266的资料!!!
关于ESP8266的一些资料,有兴趣的可以看一下,给大家分享分享,只有1芯币,不贵吧呢? ...
wikelallala 单片机
ad9852余弦输出和DAC输出有何区别?
ad9852余弦输出和DAC输出有何区别 ...
caijianfa55 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 715  1459  1805  787  724  45  35  31  26  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved