电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530GC150M000DG

产品描述CMOS Output Clock Oscillator, 150MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530GC150M000DG概述

CMOS Output Clock Oscillator, 150MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530GC150M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率150 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
XIP生成的nk.bin, xipkernel.bin, xip.bin, chain.bin怎么用??
eboot起来后怎么操作把内核烧到nand上跑起来或直接在内存中跑起来...
stopliu 嵌入式系统
出租房事故频发,如何才能彻底解决
在两个星期前,即8月23日凌晨在深圳坪山区石井街道,某住宅楼一楼发生火灾并造成了人员伤亡,虽然引起这场火灾的是一辆充电过程中线路短路的电动车,但是事件中的另一个致命环节是事发出租屋 ......
tianwanghulian 无线连接
求助 流小驱动开发 如何设置RGB格式
各位大哥大姐,帮帮忙啦 修改的《windows驱动开发技术详解》第20章的例子,上周终于跑起来了。 现在的问题是:graphEdit渲染直接连接到VMR,调试发现是调用的UYVY格式数据。 老板要改成RGB格 ......
yjx356657845 嵌入式系统
SD Bus Driver和Legacy SD Bus Driver
请问定制NK时,这两个选项选与不选会有什么区别?...
wingslee 嵌入式系统
如何添加ica client到ce的wbt版本中去?
我用pb新建了一个thin client的image,但是里面不支持ica协议,我该如何添加一个ica client进去呢?恳请各位高手指点!谢谢!...
huanbo0227 嵌入式系统
关于pci中断和空间访问的问题
现象描述: 我的机器上插了两块相同的pci板卡,中断号相同,用第一块板卡访问外围器件空间正确,用第二块板卡访问外围器件空间就错误了,结果变成了第一块卡的空间,以上范围都是在内核态。用 ......
zengmingxia 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2185  2312  2757  1048  1450  55  53  7  36  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved