电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA834M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 834MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA834M000DGR概述

CMOS/TTL Output Clock Oscillator, 834MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA834M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率834 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
最新版的IAR 430有没有的破解?
最新版的IAR 430有没有的破解?...
yjsguo 微控制器 MCU
基于MSP430的心电滤波设计实现
如图,有木有大神帮助一下,现在毫无头绪啊!!!...
cyj1021 医疗电子
电压控制器的150V非同步降压解决方案
许多应用中,要求的额定输入电压超过许多现有DC/DC控制器的VIN最大额定值。对此,传统的解决办法包括使用昂贵的前端保护或实现低端栅极驱动器件。这意味着采用隔离拓扑,如反激式转换器。隔离 ......
qwqwqw2088 模拟与混合信号
EZ430-Chronos使用心得(1)-加速度的测量
首先必须说拿到这块“手表”感觉很兴奋,拆开后发现有一张光盘、一个USB接口的无线收发器(433MHZ)、一个USB烧写器,螺丝刀,还有就是EZ430-Chronos了。 说说能干什么吧,传感器有温度、气 ......
anananjjj 微控制器 MCU
供电电压预防问题
某国家供电线路采用中线点不接地,三相五线制供电。中性点直接从变压器引出,当三相负荷不平衡或某一相接地时,会引起其中某一相电压升高,以至于损坏接在该相的设备。各位有没有什么好的预防办 ......
eeleader 工业自动化与控制
基于固件的MSP430程序样式,更深入的讨论待后!
基于固件的开发模式已经在ARM Cortex的应用得到广泛应用,那MSP430是否 也可以采用这种方法呢,回答是肯定的,下面是TI提供的基于固件库的例程代码段。 //****************************** ......
平湖秋月 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1986  828  2914  1256  697  1  20  37  11  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved