电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA831M000DG

产品描述CMOS/TTL Output Clock Oscillator, 831MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA831M000DG概述

CMOS/TTL Output Clock Oscillator, 831MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA831M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率831 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2010安徽省电子设计大赛元器件清单
本帖最后由 paulhyde 于 2014-9-15 09:48 编辑 ...
0708426 能源基础设施
索取海报赢好礼:泰克矢量网络分析仪基础知识
矢量网络分析仪基础知识海报 轻松了解VNA基础知识。这张25" x 33”实用海报包括: ● 测量误差类型 ● 了解VNA校准及校准方法 ● 查阅关键VNA参数 ● 等等…… 泰克TTR500矢量网络分 ......
EEWORLD社区 综合技术交流
大家网上看直播都怎么看的?
大家网上看直播都怎么看的? 我经常卡壳呀,难道非得装什么P2P的加速器? 119985 大家都经常在哪些网站看呀?都装了软件或者插件么? 例如我看CCTV网站的,直播是非得装插件的,我不愿 ......
wangfuchong 聊聊、笑笑、闹闹
HMC833调试问题,上电后输出2.55G,配置后只能输出2.55GHz的分频或倍频,无法变频。
我用HMC833出一个固定频率源,现在现象是,寄存器配置进去了(通过回读确认),上电频率输出2.55GHz或着2.33GHz,配置寄存器发现,只有VCO倍频或分频的配置有效,无法改变频率。 我晶振用的20M ......
tadycharming 无线连接
分享:2019年电赛综合测评题详解
本帖最后由 Jacktang 于 2021-8-18 08:22 编辑 2019年全国大学生电子设计竞赛综合测评已经结束,邀请到西电研究生李天红同学给大家做重点分析。 首先看题目: 558106 备注 ......
Jacktang 电子竞赛
STM32USB转虚拟串口需要安装驱动?
我把例程序移植到我的软件上之后系统响应到该设备可是需要安装驱动程序?在哪里可以下载到啊?...
leungpokit stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1021  351  1671  1682  225  59  27  35  45  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved