电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC18M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 18MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WC18M0000DG概述

CMOS/TTL Output Clock Oscillator, 18MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC18M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率18 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求本书
科学出版社出版的,数字系统设计和数字逻辑电路的ASIC设计:loveliness: 不胜感激!...
kissme 嵌入式系统
极客航拍者和他的空中产业
“超人”在空中极速飞行,他穿越了城市、雪山、草原.......他兴奋地举手挥舞,正下方的沙漠像极了火星表面......他擦擦汗,刚略过的海洋像静谧的星空......他抬手瞭望,哦,到了,街道、教堂、 ......
maylove TI技术论坛
有烧录卡开发经验的请进 酬金 2万
现有烧录卡一块,需要抄写方案,酬金 2万 联系:QQ:241542042...
liukui_86 嵌入式系统
单车改装系列:太阳能和电池
对一个系统,电源是关键部件之一。改装时就想了,如果需要经常充电,会带来很多不便,因此就优先考虑使用太阳能充电。 现在太阳能板很多,特别是废旧的共享单车上,淘汰了很多太阳能板, ......
dcexpert 能源基础设施
【AT-START-F403A测评】第3篇 F403A STOP模式电流测试
本帖最后由 常见泽1 于 2020-10-17 00:58 编辑 32位MCU基本都是有低功耗模式,不管是休眠模式、停止模式还是待机模式,基本都是会有的。 STOP模式简单介绍,深度睡眠模式基础上结 ......
常见泽1 国产芯片交流
关于nRF24L01+的miso
版主好,大家好,我在用msp430单片机调试nRF24L01+模块,自己模拟spi时序。 网上的资料很多,在正确配置这款模块后,输出的mosi是正确的,但是示波器监测miso没有回来的数。 我想问一下把nRF2 ......
e时代 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 882  6  1624  2410  1334  59  35  43  11  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved