电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA1002M00DG

产品描述LVDS Output Clock Oscillator, 1002MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA1002M00DG概述

LVDS Output Clock Oscillator, 1002MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA1002M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1002 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【GD32E231_DIY】②DS1302实时时钟模块资料
各位网友,端午节已过。论坛上看到好多网友都已经提交了成品,本次活动重在参与,在参与中不断学习进步才是本人的目的,获没获奖倒不是很在乎。放假三天,拿出GD32E231的开发板,开始项目的设 ......
yin_wu_qing GD32 MCU
如何编程查看南桥型号(厂家也行)
如题...
kiahe 嵌入式系统
关于FIFO的理解
UART采用FIFO接收中断,如何读取接收到的所有数据。 设置收发FIFO中断深度如下: UARTFIFOLevelSet(UART2_BASE, // 设置收发FIFO中断触发深度 ......
benbending 微控制器 MCU
像这种BOOST升压拓扑,如果用的是锂电池4.2V&1000mA,负载电流为瞬间的信号(不需...
像这种BOOST升压拓扑,如果用的是锂电池4.2V&1000mA,负载电流为瞬间的信号(不需要长时间带负载,只需要带450us然后关断一次开启一次,一直循环),电压45V&电流<90mA 1.如何提高 ......
QWE4562009 分立器件
论坛的串口转USB+编程器的板制作好了!
呵呵,估计明年可以和大家见面了,这个下载非常稳定。而且可以用到串口的最高速率。呵呵。。。测试了以后我非常满意。。。 呵呵,以后买不到串口线转USB的朋友可以用这个,而且这个可以用来 ......
tonytong DIY/开源硬件专区
请问在WinCE下有现成的函数可以判断UNCODE字符是全角还是半角字符吗?
有个需求是给出一个UNICODE字符串,取得它的长度。 半角算1,全角算2。 貌似很多东西,WinCE下不能直接用吧? ...
gxywin 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1463  892  940  1701  1866  34  18  21  48  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved