电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA1246M00DG

产品描述LVDS Output Clock Oscillator, 1246MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FA1246M00DG概述

LVDS Output Clock Oscillator, 1246MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA1246M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1246 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
手机动漫带来的产业发展机会
谁也想不到,2000年前后,当整个互联网产业进入冰点,盈利无门之时,是0.1元一条的小小短信力挽狂澜。同样,谁也不可限量,2006年,当集图像和声音于一身的手机动漫横空出世时,带来的将是怎样 ......
myy 无线连接
“剩男”雷人求职条件:女工多不多?多我就报名
昨日,萝岗青年路上举行“广纳人才,援企稳岗”大型招聘会.记者在A区的旭丽电子有限公司摊位前询问时,一名27岁的年轻小伙上前就问:“你们公司女工多不多?多的话我就要报名。”这一话语霎时引 ......
向农 工作这点儿事
MSP430FRAM铁电单片机原理及C程序设计
猛然发现,北航的MSP430 FRAM的新书链接: http://www.buaapress.com.cn/bookdetail.php?bookid=3138...
hansonhe 微控制器 MCU
能用两个74hc164控制8位数码管吗
一个选段,一个选位。单片机是STC89c52rc...
sjw1716094642 51单片机
EVC4.0下如何加载gif格式的图片?如何使用IImage 接口?
我试了好多办法都不行,最接近的办法是用IImage接口。但是 在工程setting 里link处添加Imaging.lib 添加头文件 #include "imaging.h" #include "initguid.h"之后仍然报错,说找不到imaging. ......
ubeczigbee 嵌入式系统
【TI学习】之LM3S8962
我就跟据我们学校安排的课程和自己先前的学习进度来总结一下,因为我们学校开的嵌入式课程就是ARM-Cortex-M3的,实验课用的就是TI的8962,学完这个就一个学期,当然,这是对于新手来说,如果对3 ......
TopMars 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 210  128  2901  1487  412  27  51  15  21  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved