电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB651M000DG

产品描述CMOS/TTL Output Clock Oscillator, 651MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB651M000DG概述

CMOS/TTL Output Clock Oscillator, 651MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB651M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率651 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
招聘Windows CE 应用开发工程师 深圳
本公司招聘熟悉Windows CE 应用开发,或者精通Win32应用开发的工程师,应届毕业不限pz_forever@126.com 提供良好的发展空间。工作地点:深圳...
weishutian 嵌入式系统
已经7月了,我还在痴痴等待STM32的书面世,等你等到我心痛
继续等了......................
hanbing841208 stm32/stm8
别让我的电源变“砖头”
本帖最后由 okhxyyo 于 2015-10-26 13:15 编辑 转自deyisupport 作者:Vaibhav Desai 和Ian Bower在今天的互联世界中,需要频繁的软件现场更新,以改进精确度、添加功能,甚至修补漏洞。 ......
okhxyyo 模拟与混合信号
fpga按键去抖
用示波器看一下按键时FPGA输入的信号,可以看到明显的抖动。按键一般是上拉到1的,在未按下去的时候是1,而按下去的瞬间,大概几十毫秒,可以看到明显的抖动,最后稳定到0。因此,这样的信号时 ......
eeleader FPGA/CPLD
关于Helper2416 sd烧写uboot的问题
我使用IROM_Fusing_Tool这个tool烧写显示也是成功但是TF里面就是没有东西 ,TF卡是 用一个USB读卡器连接电脑的...
cattle 嵌入式系统
求一篇关于电路的外文文献
各位好,哪位仁兄能提供一篇关于电路的外文文献给小弟啊? 本人急用,字数3000左右,拜托了!!! 不胜感激,感激涕零!!! 有的话发我邮箱吧!我的邮箱是:shutao0925@163.com 谢谢了!...
alion 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 870  443  2562  1784  1350  12  57  34  1  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved