电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA614M000DGR

产品描述LVPECL Output Clock Oscillator, 614MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RA614M000DGR概述

LVPECL Output Clock Oscillator, 614MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA614M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率614 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大家觉得明达科此类的培训如何啊?
大家觉得明达科此类的培训如何啊? 说还有去日本的机会?...
succeedzcs 嵌入式系统
【为C2000做贡献】【组委会推荐论文】湖北省TI杯优秀论文
湖北省的优秀论文。 本帖最后由 wanghongyang 于 2011-4-25 20:23 编辑 ]...
wanghongyang 微控制器 MCU
是德科技直播回顾:信号完整性测试的演变和更新
直播时间:4 月 30日(周五)上午 10:00-11:30 直播主题:信号完整性测试的演变和更新 观看回放:点击观看 问答汇总: 1、MXR实时示波器支持什么操作系统 ......
EEWORLD社区 测试/测量
TMS320F28335中断优先级与中断嵌套的使用及讲解
使用中断,就一定会涉及到中断嵌套的处理。下面就来看看28335如何实现中断嵌套。 1,28335默认是禁止中断的。 在进入中断后,CPU默认关全局中断,保存IER,进入ISR,执行完后恢复IER,再 ......
灞波儿奔 微控制器 MCU
配置好NFS后,telnet登录ARM板问题
目的:通过NFS远程登录ARM开发板,使得其它PC机也能通过远程调试ARM板 NFS配置正常 主机PC机的ip:192.168.0.1 ARM板ip:192.168.0.20 客户端PC机去telnet 192.168.3.20 连上后出现 ......
sunwenjie2007 ARM技术
端午节, 带你去哈尔滨看人!
自从在外面工作,已经不记得有多少端午节没在家过了,印象中家里的端午节要格外热闹,甚至比过年都热闹,今年请了一天假,提前回家过个端午。 每年的哈尔滨都是在端午节前一天就开始过端午了 ......
eric_wang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2157  578  1662  434  1461  34  16  30  35  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved