电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HA787M000DG

产品描述CMOS/TTL Output Clock Oscillator, 787MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HA787M000DG概述

CMOS/TTL Output Clock Oscillator, 787MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HA787M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率787 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【MicroPython】PWM的使用
PWM是Timer的一种工作模式,它需要使用到Timer和Pin两个库。先看一个基本的PWM例子,驱动LED3和LED4。 from pyb import Pin, Timer tm2=Timer(2, freq=100) tm3=Timer(3, freq=200) led ......
dcexpert MicroPython开源版块
stm32l476 SDIO调试
最近正在调试476的SDIO准备驱动SD卡,测试发现SDIO的寄存器SDIO_CLKCR只能配置一次,之后不管延迟多长时间都无法进行修改操作,按照参考手册上面描述---在三个 SDIOCLK (48 MHz) 时钟周 ......
jeansonm stm32/stm8
有没有朋友评测过stm32的ad?和其他mcu比较怎么样
用了stm32好久,一直没用它的ad,也不大了解。以前用430的12位ad,感觉是cpu功耗低且稳定,所以片内ad可以说不受cpu运行影响。12位ad输出数值还是跳的,按照ti的资料就是输出服从正态分布了 ......
liso stm32/stm8
【TI首届低功耗设计大赛】MSP430FR5969通信模块的进展
因为考虑到低功耗的设计思想,我使用了蓝牙传输的方式在MSP430FR5969与PC机之间进行通信。如何使用USB Dongle收发数据是我这几天一直在研究学习的。 经过3天的实验,主要发现的问题有: 1 USB ......
lonerzf 微控制器 MCU
波形发生器论文
波形发生器论文及电路图设计,请老师检查。...
TSB51 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 889  1866  2634  719  2196  10  55  52  33  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved