电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB544M000DG

产品描述LVPECL Output Clock Oscillator, 544MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB544M000DG概述

LVPECL Output Clock Oscillator, 544MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB544M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率544 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
微波电路经验法则
本文翻译自Microwaves101 | Microwave Rules of Thumb,汇总了一些微波电路中的经验法则(Rules of Thumb),所谓经验法则,就是一些长期总结出来的规律,多数情况下适用,但并不是任何时候都适 ......
btty038 无线连接
自制魔术灯
这里向大家介绍一款简单易做的趣味制作——魔术灯。电路如图1所示。只要手拿装有永久磁铁的魔术棍,由下向上晃一下,小灯泡就会发亮;魔术棍拿走后,小灯泡不会熄灭。魔术棍由上向下晃一下,小 ......
yuandayuan6999 DIY/开源硬件专区
ccs源文件编译顺序问题
ccs编译源文件的时候先编译哪个哪个,后编译哪个呢?...
powered DSP 与 ARM 处理器
如何把CVBS、LVDS 视屏信号接入奥迪S5的码表屏.
奥迪原装夜视摄像头坏了, 准备在市场上买一个热成像夜视摄像头,请问如何把CVBS、LVDS 视屏信号接入奥迪S5的码表屏并完美替换原装夜视? 如果有人能解决, 积分全送哈! ...
Haiwai 汽车电子
在逛完许多论坛之后的一点看法
http://www.askcad.com/bbs/thread-9157-1-1.html 这是一个CAD论坛的一篇整理贴,主要整理了一位网友自己在学习CAD的3D建模的心得,并整成教程,不要误会,不想说CAD怎么样,我想说eeworld是不 ......
zxbwewe 为我们提建议&公告
你们都用什么给430供电啊??谢谢
能给推荐个3.3V电源稳压块吗??再次感谢...
licaiquan77 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1804  905  2469  1750  2176  16  49  53  42  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved