电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VA17M0000BGR

产品描述CMOS Output Clock Oscillator, 17MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VA17M0000BGR概述

CMOS Output Clock Oscillator, 17MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VA17M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率17 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
解答我昨天提出无刷测速的一些问题及提供测试代码
https://bbs.eeworld.com.cn/thread-294110-1-1.html上面的连接是我在上次的时候写下的经验,以及提出了一些问题。现在又了新的想法和解决的办法。所以来这里告诉大家希望大家可以提出问题,也 ......
xkdwangcs DSP 与 ARM 处理器
BGA Socket
BGA/LGA/CGA/QFN/QFP高频测试插座产品分球形出脚(SMT)和针形出脚及接触式三种设计.球形出脚的BGA插座系统主要适用于芯片的测试及开发等.该插座系统的特点是不用在PCB板上开孔,BGA插座的焊接方 ......
lingmei 测试/测量
IC 版图(2)
续上...
JasonYoo 测试/测量
CC2530组网测试结果
CC2530组网测试结果 测试平台描述: CC2530终端模块 84个 CC2530路由模块 5个 (带PA) 所有终端绑定到协调器,采用例程:Projects\zstack\Samples\SimpleApp 终端不休眠,定时1分 ......
ljt8015 无线连接
文件输出,输入的问题
用CreateFile创建文件,并用WriteFile向其写了一些(TCHAR)字符,但为什么用ReadFile读取,并在listbox中显示无法实现。...
sun77xujing 嵌入式系统
WinCE5.0 重启问题
你好啊,,,有个问题请教一下哦,,, 我用的是S3C2440平台,WinCe5.0.我的nandflash分成了MBR,BINFS,FATFS部分.现在我想把两个bin文件放到系统的Wondows 目录下,但重启后,就会消失,这个 ......
tanta 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 166  1499  2288  2556  806  34  23  29  26  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved