电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC573M000DG

产品描述LVPECL Output Clock Oscillator, 573MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC573M000DG概述

LVPECL Output Clock Oscillator, 573MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC573M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率573 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
空载,短路,过载,空载的保护的电路如何设计?
空载,短路,过载,空载的保护的电路如何设计? 我接的是220v的市电,用来驱动30个1w的led路灯。...
linkin19 模拟电子
LPC54100 摄像头小车雏形
设计的是摄像头的智能小车,摄像头得有吧,网上淘了个摄像头。 很快摄像头程序写好了,通过labview分析一下。 193322 我去,傻了眼,这摄像头怎么只能大概看到灯管之类的强光源啊, ......
supermiao123 NXP MCU
设计winCE的应用程序界面的大小问题
用VS2005开发wince对话框程序,目标平台就拿一个PDA来说吧,因为PDA的屏幕有限,不像PC那样可以用鼠标直观的对对话框的大小进行拖拽操作,这样就造成了问题:如何设计对话框使之符合PDA的屏幕大 ......
happyluren 嵌入式系统
2806的SPI问题
请教点SPI的问题: SPI有四根线,我准备用来做音频信号的处理。 模拟信号经过CODEC(TLV320ais23),和DSP通过SPI连接,但是我看了 CODEC的管脚,SCLK,MCL ......
19850719 微控制器 MCU
电路板疑难问题查找技巧
本帖最后由 qwqwqw2088 于 2018-11-13 08:40 编辑 一、工控电路板电容损坏的故障特点及维修 电容损坏引发的故障在电子设备中是最高的,其中尤其以电解电容的损坏最为常见。 电容损坏表现为 ......
qwqwqw2088 模拟与混合信号
一个抗干扰强的硅晶体
可代替有源晶振(代发)...
guochenfang stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2750  1549  2156  95  124  34  52  25  59  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved