电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB938M000DG

产品描述LVPECL Output Clock Oscillator, 938MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB938M000DG概述

LVPECL Output Clock Oscillator, 938MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB938M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率938 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
下拉列表框的问题
374099 我界面上有一个下拉列表框,在箭头处点击一下,就显示“压缩试验“、”拉伸试验“、”三点弯曲“、”四点弯曲”。 我现在不知道,就是比如我选中拉伸试验,屏幕就要改变,做一些处理。 ......
chenbingjy 实时操作系统RTOS
求助
哪位大侠给解释一下,_iq_IQsin(_iqA)和_iqN_IQNsin(_iqN A),加N与不加N的区别是什么啊?加N的目的是什么啊,书中问什么没有说这一块啊!...
念兴 DSP 与 ARM 处理器
wince下EVDO拨号连接上了,但是无法上网!RAS
EVDO的驱动刚刚完成,使用串口工具调试了一天下来,没有问题了,电话短信都没有问题了,下一步就是RAS拨号上网了,好不容易拨号上网显示“已连接”。 虽然现实的是已连接,但是浏览器就是打 ......
gutouabc123 嵌入式系统
Microelectronic Circuits (7th Edition)
模拟电路基础教材,经典书籍《微电子电路 第七版》英文版。 https://download.eeworld.com.cn/detail/axbin/561385 649361 ...
arui1999 下载中心专版
是不是带反馈的线性光耦只有一家的呀
我今天查了半天线性光耦,发现带反馈的光耦只查到了HCNR200/HCNR201这一家的产品,好象没有其它家的。 ...
bigbat 电源技术
请教wince应用程序开发???
请问ATL MFC win32有什么区别,写应用程序应该用哪个?谢谢...
topcool99 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1963  188  1490  1196  492  52  49  50  7  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved