电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1408M00BG

产品描述LVPECL Output Clock Oscillator, 1408MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA1408M00BG概述

LVPECL Output Clock Oscillator, 1408MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1408M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1408 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
分享:抗美援朝志愿军层使用过的八一型(102D)电子管收发报话机
本帖最后由 qwqwqw2088 于 2021-2-17 08:58 编辑 抗美援朝志愿军曾经使用过的八一型(102D)电子管收发报话机 525068八一型(102D)电子管收发报话机,批量生产后立即投入朝鲜战场,成为 ......
qwqwqw2088 无线连接
WinCE6.0 实现下载功能
如何实现下载功能。来了就谢谢。...
mostimes 嵌入式系统
引脚之间距离为0.8mm,开始一个月内工作正常,后来发现其短路,如何查其间电流路径
TO92S封装的两引脚之间距离为0.8mm,开始一个月内工作正常,后来发现其短路,如何查如何查其间电流的流经路径,如下图所示,两红色箭头所指的两引脚的焊点之间短路,电阻只有10欧姆。 ......
一沙一世 stm32/stm8
新英蓓特em-stm3210e 开发板换个合适的板子来玩玩
想用新英蓓特em-stm3210e 开发板换个合适的板子来玩玩,10年1月份买的,由于一时热血想学STM32开发来着,我不是专业的,半路出家的就是不行,准备工作做了不少,后来放弃了,手中还有一块ULINK2 ......
abanboy 淘e淘
《模拟与数字电子电路基础》(Anant Agarwal编著,中文版)
《模拟和数字电子电路基础》为美国麻省理工学院电气工程与计算机科学系本科必修教材中译本,作者是Anant Agarwal。《模拟和数字电子电路基础》通过介绍如何从麦克斯韦方程利用一系列简化假设直 ......
arui1999 下载中心专版
Ti的样片申请次数是不是有限制的?
数了数,今年正好5次了,这次一个都不行咯 ...
johnrey TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1984  2401  1343  681  805  9  4  29  25  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved