电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1275M00DGR

产品描述LVPECL Output Clock Oscillator, 1275MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1275M00DGR概述

LVPECL Output Clock Oscillator, 1275MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1275M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1275 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求救:STM32程序跑飞后按复位键不能复位,只能上电复位
哪位大侠碰到过类似的情况?能告诉我吗?因为我没有外接JTAG,所以比较郁闷!...
hlbytt2005 stm32/stm8
WINCE的启动问题
我刚接触WINCE5.0。我在一个空白的硬盘上格式化为fat32,然后将ISO文件解压到硬盘上,并用build好的NK.bin替换掉原来的NK.bin,然后选择硬盘启动,却一只有GRUB_一直在闪烁,怎么进不了WINCE的 ......
dzt 嵌入式系统
【设计工具】2011年ISE13.1培训部分-培训资料
8327283273...
fuli247012412 FPGA/CPLD
关于电度抄表程序,做过PDA开发的请进!!!!
怎样设计一个关于电度抄表程序呢?就是抄表员手上拿着抄表的那种…… 相关硬件是PDA北京振中公司的thinpad系列掌上PDA 应用的语言是c语言或是zzbase 谁有类似的程序 不慎感谢...
davidli88 嵌入式系统
求pcb图标问题解决方法
电脑上本来有ad软件,手贱装了个ad09又把它卸载了,现在图标都变成这样子了但是可以打开用,求怎么解决。...
13815346101 PCB设计
2011全国电子设计大赛科大内部模拟题
本帖最后由 paulhyde 于 2014-9-15 09:48 编辑 设计一个前置放大电路,使其在较宽的频带范围内具有良好的直流和交流特性,电路包括输入阻抗匹配、无源衰减网络、有源放大等环节,采用单端输入 ......
莫妮卡 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 85  2057  124  481  2666  2  42  3  10  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved