电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC533M000DG

产品描述CMOS/TTL Output Clock Oscillator, 533MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC533M000DG概述

CMOS/TTL Output Clock Oscillator, 533MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC533M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率533 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
工程师真的在进行研发吗?
在我开始学习单片机时,单片机系统扩展这份PDF资料对我帮助很大,使我不但弄明白了51单片机外围电路的扩展方法,对于我后面DSP硬件电路的设计同样很有帮助。贡献出来,和大家分享(见文件)!...
亲善大使 单片机
10万RMB求WIN CE 高手编写导航仪的应用软件
我成立了一家公司,开发现有导航仪(WIN CE)上使用的应用软件,主要功能为通过GPRS与服务器进行数据的交换。其中,该应用软件能调用当时的GPS位置信息,并与主机机进行通讯。同时,可以上触摸 ......
why111122 嵌入式系统
如何在WINCE下制CAB包的问题
我想在WINCE系统下安装CAB包是不提示让用户选择安装路径,可是我用WINCE CAB MANANGER指定了不允许选择安装路径,在我双击该CAB包时,却又弹出那个选择安装路径的框,应该如何解决。谢谢...
wm109947 嵌入式系统
Verilog学习小笔记3
可以通过在%和表示进制的字符中间插入一个0自动调整显示输出数据宽度的方式。例如$display("d=%0h a=%0h", data, addr);这样在显示输出数据时,在经过格式转换以后,总是用最少的位数来显示表达 ......
cicadasound FPGA/CPLD
模拟高手请留步!仪表运放AD620洞洞板实验正常,做板后出现自激!
本帖最后由 wxf_1314 于 2017-9-12 17:08 编辑 各位大仙,本人最近做一个项目时出现了一个很郁闷的问题。 需要放大的是一个谐振电路的波形 https://bbs.eeworld.com.cn/forum.php?mod=imag ......
wxf_1314 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2149  2309  607  1550  164  25  40  27  2  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved