电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531CA36M0000DG

产品描述CMOS Output Clock Oscillator, 36MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531CA36M0000DG概述

CMOS Output Clock Oscillator, 36MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531CA36M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率36 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
05.06【每日一问】按键识别
Port 直接接微控器的GPIO端口,若要微控器识别不按下时的状态,程序中gpio该如何配置 不限型号 给个解释 本帖最后由 熊猫 于 2011-5-6 23:16 编辑 ]...
熊猫 综合技术交流
来看看ADI眼中的车联网~~
近年来,我国政府制定实施了多项绿色交通相关工作方案,并拟定出台诸多交通利好政策,这一系列举措不仅加大交通运输绿色循环低碳科技的研发与推广力度,同时还加快智能交通与信息化建设。而智能 ......
soso 无线连接
推荐国产影片《疯狂的石头》(有下载)
◎简  介《疯狂的石头》是一部前所未有的现代喜剧,故事由一块在厕所里发现的价值不菲的翡翠而起。 重庆某濒临倒闭的工艺品厂在推翻旧厂房时发现了一块价值连城的翡翠,为经济效益特此搞了一 ......
zz123 聊聊、笑笑、闹闹
ixp425的板子启动后linux不能立即发包
我的板子的情况是这样的,控制器是ixp425,bootloader是redboot,有两块网卡A和B,为了在redboot下使用网络传送文件,给A网卡设置了一个IP,fconfig如下: RedBoot> fconfig –i Initi ......
HGP965 Linux开发
谐波的抑制与利用
摘要:针对谐波的危害性,利用数学理论对谐波的叠加作用和高次谐波的特性进行定性分析,并 在此基础上给出抑制谐波危害的办法。同时,也具体地分析对谐波的利用方法。 关键词:谐波叠加作用高次 ......
janeeyre 单片机
以太网卡寄存器配置
各位好,小弟最近正在研究以太网卡DP83640,可是不知道里面的寄存器如何设置,另外里面的寄存器页面如何切换,那位大虾研究过此类网卡,望赐教,小弟万分感谢!...
wujun0713 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 360  1570  552  2005  488  39  10  9  13  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved