电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA689M000BG

产品描述LVPECL Output Clock Oscillator, 689MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA689M000BG概述

LVPECL Output Clock Oscillator, 689MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA689M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率689 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
今天过节,坛子里的男士都怎么向老婆表示啊?
呵呵 过了情人节,又迎来了女人节。 不管啥节,都是女人们说啥,男人听啥的日子。 有老婆的工程师们,你们今天如何向老婆表示啊~~~~~:) ...
soso 聊聊、笑笑、闹闹
seed_tms320vc509a问题
本人系24K纯菜鸟,无意当中在学校实验室翻出一块合众达的板子(seed_tms320vc5509dsk),好奇之下拿来玩玩,结果问题多多。苦闷之下想到了万能的论坛,还望各位大神多多帮忙.(环境:ccs4.1.2+see ......
nightwalker DSP 与 ARM 处理器
问个问题
我建的工程少了LPC13XX_Lib/inc,怎么搞?谢谢 ...
lovedata NXP MCU
6410中断问题!
我用6410裸奔 把代码拷贝到了DDR空间运行 但是现在发现中断都进步了中断函数 ,所有中断都不响应了 难道代码的运行空间放到DDR里面了 还要做别的改动才可以使中断完好能使吗? 希望各位路 ......
lhjlhj111 嵌入式系统
CC 2530PCB 如何匹配电阻
我想做块CC2530的板子,用50欧姆的鞭状天线,PCB线条要做阻抗匹配,这个匹配是从哪做起啊?是C254那个2.2PF的电容后面到天线的走线要做50欧姆吗?还有我8mm厚的板子,70um厚的铜箔,4,5的介电常 ......
lifenganhui 无线连接
[ADI小型指南]ADC输入噪声面面观——噪声是利还是弊?
ADC输入噪声面面观——噪声是利还是弊? 所有模数转换器(ADC)都有一定量的“折合到输入端噪声”,可以将其模拟为与无噪声ADC输入串联的噪声源。折合到输入端噪声与量化噪声不同,后者仅在ADC处 ......
chen8710 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2451  1643  1183  474  579  50  34  24  10  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved