电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531CB18M0000BGR

产品描述CMOS Output Clock Oscillator, 18MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531CB18M0000BGR概述

CMOS Output Clock Oscillator, 18MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531CB18M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率18 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【设计工具】赛灵思28Gbps 串行收发器技术白皮书
近日,全球可编程平台领导厂商赛灵思公司(Xilinx Inc., 纳斯达克:XLNX)宣布推出具有 28Gbps 串行收发器,支持下一代 100 - 400Gbps 应用的 Virtex®-7 HT FPGA。该系列 28nm FPGA 使得通 ......
GONGHCU FPGA/CPLD
电力线损管理
如何才能管理好线损主要 体现在以下四个方面。 实际线损可分为理论线损和管理线损两大类。理论线损是正常的线路上的电能损耗;管理线损是由计量设备误差、管理 不善以及电力网元件漏电引起 ......
锐特0086 电源技术
找个女朋友真那么难吗
人类找理想伴侣几率只有二十八万五千分之一  英国沃瑞克大学经济学老师巴库斯算出了找到理想伴侣的几率。他说,能找到适合自己的人的机会微乎其微,只有二十八万五千分之一。   巴库斯写了 ......
暮鼓晨钟 聊聊、笑笑、闹闹
CL聚酯膜电容替代常规贴片可以吗
很多电路都会用到10nF~10uF之间的电容,小型电路里最常见的贴片(应该是瓷介),不过我这里更容易弄到CBB/CL类的电容。 CBB性能不错(损耗角正切小),就是体积大点,在PCB占很大空间。 1 ......
天涯海角sr 分立器件
求助版主主
想寻找一ARM芯片 看了一些ST32F10XXX的,但没找到 要求有10路以上的ADC 及10路左右输入捕捉 及PWM...
yuchuang15 stm32/stm8
基于STM32F10x的12864显示
根据1602调的12864希望对大家有用 ...
liu5858958 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2904  27  2367  230  2542  52  49  4  58  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved