电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC443M000DG

产品描述CMOS/TTL Output Clock Oscillator, 443MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WC443M000DG概述

CMOS/TTL Output Clock Oscillator, 443MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC443M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率443 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----Rigol 全国巡回研讨会: 怦然芯动,无限可能
Rigol 全国巡回研讨会: 怦然芯动,无限可能:https://training.eeworld.com.cn/course/5428...
hi5 综合技术交流
滑板车电流波形
哈哈,好久没有冒泡了。 发一个有感FOC的滑板车视频。 ...
newdrive 电机控制
关于电源模块选型,这四个问题你一定纠结过!
在日趋激烈的市场竞争中,产品的快速设计与开发无疑已经成为领先致胜、快速占领商机的必要条件。在项目经理的“鞭策”和项目周期越来越短的普遍情况下,模块化开发,平台化开发,方案引用式开发 ......
ohahaha 电源技术
TDI和NDIS驱动在Win7中是否有所改变?
在WinXP下开发的基于TDI和NDIS的防火墙软件,在Win7中是否能够正常运行? Win7是否继续支持TDI驱动,对于NDIS有没有进行一些改变和调整??...
sun77xujing 嵌入式系统
LPC1500体验+之五_LCD1602驱动电路设计
本帖最后由 youzizhile 于 2014-7-27 21:17 编辑 板子连接:使用板子预留的J1.J2.J6.J74个接口,使用杜邦线和插针连接LCD1602和LPC1549开发板。161546 161518 161520 LCD1602驱动移 ......
youzizhile NXP MCU
ST8做电机控制开发
大侠们,现在用ST8做电机控制开发时碰到了一个很棘手的问题,特此请教。 要控制的是直流无刷电机。当然了,要采用PWM控制方式。现在碰到的问题就出在PWM这一块。关于PWM的几点重要设置 ......
laofuzi stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 917  2650  1360  2681  642  6  21  12  15  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved