电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB155M520BG

产品描述LVDS Output Clock Oscillator, 155.52MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB155M520BG概述

LVDS Output Clock Oscillator, 155.52MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB155M520BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率155.52 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
传真机PCB抄板与技术参数分析
松下706传真机参数传真机PCB抄板是橙盒科技在电子产品仿制开发、电子产品全套克隆、电子产品技术资料提取、电路板PCB抄板、板上加密芯片解密/单片机解密等技术服务中涉及的一类典型产品。 目前 ......
jamieyang PCB设计
关于CPLD动态配置.在线更新.
我的板子上有一个ARM和一个CPLD,ARM已经可以通过U盘更新了.我希望CPLD也可以.不知道有没有人做过类似的. 如通过ARM对CPLD进行编程....
flyaqiao FPGA/CPLD
protel99se不响应救命啊
晕死了用了将近1年的protel99se突然不能用了,早上来了之后一运行程序就不响应,上网一查说是要重装我卸了重装了N次还是那样。装了个绿色版也不行。从早上八点搞到现在快四点了,郁闷死了!高手 ......
long522637636 嵌入式系统
SHOW MY CAR_2(智能寻迹小车附资料,不断更新ing...)
本帖最后由 paulhyde 于 2014-9-15 09:10 编辑 传一些用到的资料,大家分享一下!~ 本帖最后由 歹匕示申 于 2008-8-23 15:32 编辑 ] ...
sunshine0410 电子竞赛
电容触摸屏排线传输中的电磁干扰
电容式触摸屏信号经过大概1m长排线传输到芯片进行处理的时候出现了信号偏大,是不是排线附加了耦合电容?用手握住排线时候严重影响信号,这是什么原因?将排线像麻绳那样扭起来时候也会出现干扰 ......
llmdd 嵌入式系统
汇编语言命令参数程序的编写
本帖最后由 paulhyde 于 2014-9-15 09:20 编辑 一、 引言: 如果大家用过TurboC2.0/3.0 or BorlandC3.X等编译器编写DOS应用程序的话,编写一个命令行参数形式的应用程序对大家来说是一件 ......
dtcxn 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 300  2296  442  2292  194  46  55  11  6  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved