电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA763M000DG

产品描述LVDS Output Clock Oscillator, 763MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA763M000DG概述

LVDS Output Clock Oscillator, 763MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA763M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率763 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
寻找可以做SIC仿真模型公司
项目需要,寻找可以做SIC仿真模型的公司,要求阻抗、导通延迟、寄生电容等参数可调,可以推荐下有能力的公司 ...
sanhuasr 电机控制
对管交越失真的问题
189870 如图,这是我消除交越失真的方法,A点是-5v~+5v的正弦波,但是B点的波形不是对称的正弦波,而是向下偏移了一定的电压值,可能是-6v~+4v了,二极管加的越多偏移越厉害,同时下桥臂 ......
xinmeng_wit 模拟电子
18650要被21700取代?
本帖最后由 qwqwqw2088 于 2018-5-24 10:10 编辑 电池家族中种类繁多,但是目前市场量产和重点研究开发的型号相对集中,21700上市到现在仅仅一年时间,就具摧枯拉朽之势,已经引领了电 ......
qwqwqw2088 模拟与混合信号
那些大虾在做28335的DSP?
最近开发28335的芯片,哪位大虾在搞这个东西。有没有使用外部总线的。能不能提供两个已经做好的例程给玩玩?...
eeleader DSP 与 ARM 处理器
ATmega88被锁定进不了编程模式
非常的郁闷,也非常的闹心。害怕出错,结果还是出了问题。 查询了大量的熔丝设定方法,还是把TAMEGA88锁定了。TAMEGA88默认是内部时钟,我就修改为外部时钟后,就不能进入编程模式了,我使用的 ......
zxy760803 Microchip MCU
音量控制IC PT2259有底噪,怎么解决?
音量控制IC PT2259有底噪,怎么解决? 通过编码电位器控制,音量关完噪声没有变化。392162求助大哥,提供下解决办法,谢谢! ...
yangyong1234 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1236  962  864  103  2443  23  1  12  57  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved