电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VB128M000BG

产品描述CMOS Output Clock Oscillator, 128MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VB128M000BG概述

CMOS Output Clock Oscillator, 128MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VB128M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率128 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
Altium Designer中的串扰消除技术
ByJane Zhang, Aug 27, 2019 449130 还记得你还在上学的时候,遇到老师向全班提了一个问题而你知道答案!你和其他几个学生兴奋地举手,希望老师会叫你起来回答问题。如果你有幸能在第一 ......
qwqwqw2088 PCB设计
【第0周】Hanker | 开机跑demo
大约是因为同城的缘故,今天收到试用的M4开发板了。 87015 采光不好,将就着看吧。必须要说的是做工很好,板子看上去很漂亮。美中不足是没有配套光盘。 87014 上电,是一个计算器的demo。随 ......
zca123 微控制器 MCU
问题分析,大家热情指教,共同提高
在quartus中写如下的代码: module test(go,out); input go; output out; wire out; reg out1; assign out=out1; always @(negedge go) begin out1=1'b1; #10 out1=1'b0; ......
eeleader FPGA/CPLD
南京A.O.SMITH诚招传感器工程师
1.传感器工程师-软件 职位描述: 1.寻找开发空净和水相关传感器; 2.将传感器应用在公司的产品中,并解决传感器的可靠性,一致性和有效性等相关问题; 3.负责相关产品的智能化开发。 ......
MythKONG 求职招聘
静态IP设置
怎么在Flash上启动的系统设置静态IP,我试了好多次都不行求帮助,...
wenchao1991 FPGA/CPLD
笔记本只有USB口和串口。开发板的JTAG不能用。
在网上看到说的USB转并口也不能连接上JTAG,用串口转并口可以吗?...
一无所知 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 162  18  565  2286  349  4  1  12  47  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved