电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC787M000DG

产品描述LVDS Output Clock Oscillator, 787MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC787M000DG概述

LVDS Output Clock Oscillator, 787MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC787M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率787 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
UWB与WMAN无线电系统的先期验证
采用正交频分多路转换(OFDM)实体层的无线区域网路(WLAN),目前已经在全球各地广泛地进行商业建置,它主要是根据IEEE 802.11a/g OFDM 无线电标准。现在设计工程师正使用移动无线平台 ......
tmily 无线连接
EEWORLD大学堂----Exida协助Hercules开发者进行安全性开发及认证
Exida协助Hercules开发者进行安全性开发及认证:https://training.eeworld.com.cn/course/388...
chenyy 单片机
关于atsamE54熔丝位的问题
atsamE54 xpro开发板刚寄来的时候读取熔丝位没什么问题,后来一段时间没操作。今天发现熔丝位读不了了。有没有人用过atsam系列单片机。遇到过类似的问题。说一哈。 ...
zhuzd ARM技术
05.13【每日一问】:64*64的乘法器,如何实现
明天上午估计没时间上线 所以俺今天晚上提前把题目放出来 。。。俺的问题: 64bit * 64bit 乘法器 在fpga中如何实现 。调用IP 就不要回复咯 。。。...
tx_xy 综合技术交流
【RISC-V MCU CH32V103测评】使用EXIT中断
RISC-V MCU CH32V103,外部中断测试。 如果想使用外部中断必须要进行必要的设置。如何设置呢?这是个很头疼的问题,因为手册里没有详细的说明,那没设么好办法只好分析例程啦。手册上只说 ......
bigbat 国产芯片交流
内存的拷贝问题
我现在做一个程序需要把一些数据从flash中下载下来,然后把这些数据拷贝到一个特定的内存地址处,我不知道用c语言怎么实现.希望高手赐教.谢谢!...
staraa 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2719  1953  2020  1063  1430  11  25  1  28  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved