电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB1010M00BG

产品描述LVPECL Output Clock Oscillator, 1010MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB1010M00BG概述

LVPECL Output Clock Oscillator, 1010MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB1010M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1010 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
mcu选择
做仪器需要一款MCU.可扩展外部总线.带LCD控制器可驱动彩色TFT带内部12bitAD、DA、目前我只对AT和STM32稍微熟..暂时STM32更适合..可FSMC只有16bit总线.扩展SRAM性能应该会受影响.(如果将变 ......
yynan stm32/stm8
stm8s用晶体确实很差!
但是改用有源晶体有明显改善!...
czl2008 stm32/stm8
51单片机模拟水滴由小变大然后滴落现象(附带C语言源码)
#include typedef unsigned char u8; typedef signed char v8; typedef char w8; sbit LED = P2^0; void main() { u8 i,k,p,t,j; w8 l; u8 a={0,1,2,4,6,16,32,64}; // ......
bqgup 创意市集
放大电路频率响应的一般分析方法
为了简化计算,放大电路的频率响应分析一般采用分频区分析的方法,即按低频区、中频区和高频区分别进行。在每个频区分析时,先根据其工作特点抓住影响该频区的主要参数对电路进行简化,并在此基 ......
qinkaiabc 模拟电子
徒步归来
周末自虐,假装专业徒步了一把,延庆后河一日游,全程15公里,上升800米。说真的,刚看到这数字描述时,心里挺没概念。打电话问了下领队,说没问题,休闲级别的,身体健康的都可以参加。心里小 ......
Melinda123 聊聊、笑笑、闹闹
第八届中国国际智能卡博览会隆重举办
由中国电子信息产业发展研究院(赛迪集团)、中国信息产业商会、中国国际贸易促进委员会商业行业分会主办,北京赛迪会展有限公司承办的“第八届中国国际智能卡博览会(SCC 2005)”,于5月25日—27 ......
tmily 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2219  1630  2362  2187  1650  34  33  31  5  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved