电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA986M000DG

产品描述LVPECL Output Clock Oscillator, 986MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA986M000DG概述

LVPECL Output Clock Oscillator, 986MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA986M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率986 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
推荐几本51单片机进阶的书?
本人已经把郭天祥的《51单片机C语言教程》全部学完,想进一步熟悉51单片机,因为我对51单片机的外围电路还不算深入,对各种功能模块的应用还很匮乏,对基于51单片机的电子设计实践的少···· ......
chl2010 51单片机
請問繪圖型OLED 多國語言字庫
我目前在實作 請問繪圖型OLED 選單功能 是使用 128*64 OLED 已經可以成功寫出英文,數字等 ASCII 碼 平台是 stm32L152 但現在要再加上多國語言功能, 要有中文, 日文,... 等等 請問要如何 ......
r90548039 单片机
evc中的使用ondraw的问题
各位大虾好,我在ondraw中调用一个绘图函数,在程序中设置一个bool变量m_bPaintDC,当m_bPaintDC为true时,ondraw中调用我自己封装的画圆函数画圆,但是为什么当此时我再让它显示一个dialog就会 ......
ydyzz 嵌入式系统
EVC下面,怎样把bmp文件转换成jpg文件?
如题所示:在EVC下面怎样把bmp文件转换成jpg文件 ????...
heeroz 嵌入式系统
IAR 求解释啊
仿真时打开已有的工程仿真时,总是提示芯片不匹配......为什么啊,可是芯片就是那样啊......开发板自带的芯片和程序!!...
五月风里人 微控制器 MCU
上海电子展览会期间的天气,毕竟明天开始了
上海3月15日基本太阳,晚上有雨 3月16日和17日都有雨 ...
maoshen 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2339  1077  1816  1543  158  55  38  56  11  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved