电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA470M000DG

产品描述LVPECL Output Clock Oscillator, 470MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA470M000DG概述

LVPECL Output Clock Oscillator, 470MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA470M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率470 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
通过GPRS发送的数据传给计算机 计算机端需要GPRS模块吗
项目具体的内容是,用GPS模块接收数据,然后用单片机接收收据,并且控制GPRS模块将接收到的数据发送计算机,传输是通过GPRS网络(TCP/IP)。计算机进行数据的计算。现在有一个问题不明白的是, ......
xiamujy 嵌入式系统
演示msp430播放一种叫ByteBeat类型的电子音乐
演示的是本论坛这个帖子:播放音乐仅用一个喇叭一个低通30行代码,请先看一下这个帖子。 我对什么Bytebeat也不了解,只看到网上这一段: Bytebeat is a new genre of electronic music, est ......
wangfuchong 微控制器 MCU
怎样实现sd卡热插拔
fat16文件系统怎样实现SD卡热插拔。...
A11111 嵌入式系统
【设计工具】Virtex-6 FPGA GTH收发器用户指南 [用户指南]
Virtex-6 FPGA GTH收发器用户指南 。 84709...
GONGHCU FPGA/CPLD
一个有趣又很难找的封装。怎么找A_74279这个元器件的封装?
一个有趣又很难找的封装。怎么找A_74279这个元器件的封装? 268053268054 该怎么找啊?跪求大神指点。 ...
合欢铃 PCB设计
关于人民网上,延长春节假期,恢复五一假期的投票,大家意见如何?
全国人大常委会在人民网上发布关于延长春节假日,恢复五一假期的官方投票: http://npc.people.com.cn/GB/8739253.html 上面红色是投票地址链接 一共有三个投票。大家什么想法? ......
zqzq501311 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1427  470  2579  746  2590  46  19  52  31  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved