电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DB518M000DG

产品描述CMOS/TTL Output Clock Oscillator, 518MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DB518M000DG概述

CMOS/TTL Output Clock Oscillator, 518MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DB518M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率518 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MMA8451 三轴加速度计无法修改量程
附件里是使用stm32f103rct6单片机串口打印MMA8451 X Y Z三轴加速度信息对的程序。这个芯片有±2g、±4g、±8g三种量程,默认设置是±2g的量程,精度是4096/g。看数据手册XYZ_DATA_CFG寄存器是配 ......
燕园技术宅 传感器
比较器构成的全波精密整流电路
比较器构成的全波精密整流电路,想问下这个整流的过程。当UI输入正半周时,反向端大于同向端,UO输出VCC? 当UI输入负半周时,同向端大于反向端,UO输出VCC???? ...
QWE4562009 模拟电子
免费试用LM3S8962 评估套件
支持:) 本帖最后由 yanghappy 于 2011-10-16 12:55 编辑 ]...
yanghappy 微控制器 MCU
ad画图时原理图导入pcb网络问题
原理图上红线标注那一段看着连上了,单导入pcb没有网络,删掉重连就好了,这是为什么 ...
dlcnight PCB设计
AM1808启动分析
AM1808提供两个外部存储器的接口:外存支持NOR、NAND、SDRAM 内存支持DDR2、 Mobile DDR 。AM1808核心板采用128M的Nand Flash和512M的DDR2。AM1808启动过程分析: http://www.deyisupport.com/ ......
amyuyang DSP 与 ARM 处理器
OK2440-II开发板新增多媒体学习教程,大大降低ARM9嵌入式技术学习难度
飞凌公司OK2440-II开发板是一款功能强大、接口丰富、学习资料详实的开发学习套件!为进一步降低初学者学习门槛,新增多媒体学习教程,加上长达近400页的用户手册,以及丰富的实验实例,从而加速 ......
laoqiao ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 248  703  2062  2124  2834  5  15  42  43  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved