电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DB518M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 518MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DB518M000DGR概述

CMOS/TTL Output Clock Oscillator, 518MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DB518M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率518 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
双向 400V-12V DC/DC 转换器参考设计
双向 400V-12V 直流/直流转换器参考设计通过基于微控制器的方式实现了一种隔离式双向直流/直流转换器。具有同步整流的相移全桥 (PSFB) 以降压模式控制从 400V 总线/电池到 12V 电池的能流,而 ......
qwqwqw2088 模拟与混合信号
为啥去耦电容与旁路电容总是搞不清?
搞电子的童鞋们,有没有这样的纠结,去耦电容与旁路电容总是搞不清? 下面的说明明白了,还是糊涂啦, 在电子电路中,去耦电容和旁路电容都是起到抗干扰的作用,电容所处的位置不 ......
qwqwqw2088 模拟与混合信号
本人是电子工程师,撕掉电子业现状强大的遮羞布
本人是电子工程师,撕掉电子业现状强大的遮羞布【推荐】 仅供消遣:titter: 生活还得继续...... 【转载】 长话短说,本人作为一个10年的电子工程师,就从电子行业看中国现状。电子控制系 ......
ricky_90 单片机
说是一枚芯币,却扣钱无数,抢钱啊?
这里下载东西咋这样啊,明示下载只需一枚芯币,确扣钱无数.明摆着让大家灌水吧!...
shcnch 为我们提建议&公告
程序调试问题
我的TIMER控制寄存器设置为0x03c1,可是运行后变成0x0B85和0x0385,这是为何? 而且我的TIMER1的计数寄存器一直就不动,这是为什么呢? ...
fyj012 模拟与混合信号
转让黑金FPGA开发板
转让黑金FPGA开发板,里面的实验都没验证完,同学给了我一块XILINX 的开发板,所以闲置着,具体见http://item.taobao.com/item.htm?id=7463768228,有意者联系QQ:281368862 .另有项目积累下的 ......
rowen 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2768  871  126  591  689  40  52  30  5  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved