电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB1349M00DG

产品描述LVDS Output Clock Oscillator, 1349MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BB1349M00DG概述

LVDS Output Clock Oscillator, 1349MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB1349M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1349 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
I/O Remote ------ 怎样和电路连接?
本帖最后由 dontium 于 2017-3-10 11:43 编辑 刚看到一个 I/O Remote,挺简单的。 看设备说,Input signal specification: Operation by Close/Open between COM. (IN) and each Input pi ......
dontium 综合技术交流
13W-20W深圳龙岗-诚聘单片机工程师进行产线自动化设备研发
深圳龙岗-诚聘单片机工程师进行产线自动化设备研发 从事单片机硬件和软件开发3年以上,熟练应用Protel软件等电子软件进行硬件电路设计, 精通51、ARM等常用系统单片机的硬件和C编程等. ......
footdg2006 求职招聘
有什么好的WinCE学习资料,大家推荐以下,谢了!
有什么好的WinCE学习资料,大家推荐以下,谢了!...
lynker 嵌入式系统
无独立源单口电路的输入电阻及其等效电路
对于无独立源单口电路 具有两个引出端钮,内部无独立电源且两个端钮上的电流为同一电流的部分电路称为无独立源单口电路,也称为无独立源一端口电路, ,如图2-4-1(a)所示,我们引入输入电阻(也称等 ......
fighting 模拟电子
时钟分频的好资料
509688 ...
至芯科技FPGA大牛 FPGA/CPLD
2021一起践行”+牛起来的一年!
2021 新的起航,这一年电子业迎来新的挑战,不管时实体,还是经济。 总的来说,多消费,拉动经济,才能更好服务实业。国外的订单应会越来越好,但是国内自己也要拉动起来。今年肯定比去年更 ......
samhuang8204 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1197  2372  1428  2108  1785  27  50  14  20  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved