电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA907M000DGR

产品描述LVPECL Output Clock Oscillator, 907MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EA907M000DGR概述

LVPECL Output Clock Oscillator, 907MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA907M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率907 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
FPGA芯片电路设计!
FPGA芯片电源旁边是不是要加一些电源滤波电路?该怎样加呢?还有FPGA的晶振该如何选取?...
少121 FPGA/CPLD
Atmel用于ZigBee的IEEE 802.15.4兼容收发器AT86RF212
爱特梅尔公司(Atmel Corporation)AT86RF212 800/900 MHz IEEE 802.15.4 RF收发器,适用于包括ZigBee在内的低功耗无线应用。   AT86RF212具有业界最佳的RF性能,在欧洲采用的800 MHz和北美 ......
ljt8015 无线连接
关于芯币兑换下载积分活动还有吗?
请问芯币兑换下载积分活动还有吗?怎么进行操作?谢谢!...
lnbpzzx 为我们提建议&公告
MSP430的flash存储问题
430里面Flash的主存储区和信息存储区有什么区别么?是不是程序是保存在主存储区里面的?那信息存储 区是存什么信息的呢?存进去之后是不是随时能够读写出来呢? ......
tommorow 微控制器 MCU
s3c2410的linux系统中QT应用程序触摸屏响应问题
使用友善之臂的SBC2410开发板,在上面开发一个简单的QT界面应用程序,发现不能响应触摸笔输入。而QPE的系统能够正常操作。 以为是自己应用程序的问题,后来烧录开发板给的linux文件映像,其中 ......
ttlcoms Linux开发
是ST-LINKII有BUG,还是我设置有问题?
就是样本里面的程序添加了sprintf函数,下载在FLASH中调试器报错,但可以手工复位正常运行.下载到RAM里面运行不正常,一会程序就跑飞了(短于10秒钟).下面是整个工程打包文件,请帮忙验证.LCDDe ......
tigerlikes stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2556  387  8  2509  2764  48  53  50  2  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved